Mach tao dien ap P

5 2 0
Mach tao dien ap P

Đang tải... (xem toàn văn)

Thông tin tài liệu

sẽ kiểm tra các tín hiệu P.G của nguồn ATX, VRM_GD của mạch ổn áp cho CPU trước khi tạo điện áp PWR_OK, điều này nghĩa là nếu nguồn ATX mất điện áp P.G thì mạch Logic trên Main sẽ khôn[r]

(1)

Mạch tạo điện áp P.G bảo vệ Mainboard 1 - Điện áp bảo vệ P.G (Power Good) ?

 P.G (Power Good) chân điện áp bảo vệ Mainboard, điện áp mạch tạo áp P.G tạo ra, mạch tạo áp P.G kiểm tra số thông số IC dao động kết hợp với có điện áp 5V đầu để tạo điện áp P.G - Điện áp P.G có mức cao (5V) thơng báo nguồn hoạt động an tồn - Điện áp P.G có mức thấp thơng báo nguồn có cố

 Trong q trình khởi động Mainboard (xem lại giáo trình S/C Mainboard) mạch Logic

sẽ kiểm tra tín hiệu P.G nguồn ATX, VRM_GD mạch ổn áp cho CPU trước tạo điện áp PWR_OK, điều nghĩa nguồn ATX điện áp P.G mạch Logic Main khơng tạo tín hiệu PWR_OK số mạch Main không hoạt động, Chipset nam khơng tạo tín hiệu Reset

 Sơ đồ tổng quát mạch tạo áp P.G nguồn sử dụng IC - TL494 LM339

Sơ đồ tổng quát mạch tạo áp P.G nguồn sử dụng IC - TL494 LM339 2 - Phân tích mạch tạo áp P.G nguồn POWER MASTER

(2)

P.G

2) Sơ đồ khu vực mạch tạo áp P.G

(3)

 Khi IC dao động hoạt động bình thường, chân FeedBack (số 3) IC dao động TL494 cho điện áp khoảng 3V, điện áp đưa qua điện trở R50 vào khống chế đèn Q12, chân E đèn Q12 có điện áp khoảng 3,6V => qua D32 => qua R64 sang điều khiển cho đèn Q14 dẫn => đèn Q15 tắt => điện áp chân C đèn Q15 tăng lên = 5V xác lập cho điện áp P.G có mức cao

 Nếu IC dao động có cố hoạt động sai chế độ, chân (3) IC dao động có điện áp 0V => đèn Q12 dẫn => đèn Q14 tắt => đèn Q15 dẫn => điện áp P.G giảm xuống = 0V

 Trong trường hợp điện áp 5V đầu điện áp P.G giảm xuống = 0V 3 - Phân tích mạch tạo áp P.G nguồn SHIDO

(4)

P.G

2) Sơ đồ khu vực mạch tạo áp P.G

(5)

Ngày đăng: 02/06/2021, 12:40

Tài liệu cùng người dùng

  • Đang cập nhật ...

Tài liệu liên quan