Thiết kế - thi công kit 8086

115 414 0
Tài liệu đã được kiểm tra trùng lặp
Thiết kế - thi công kit 8086

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

Thông tin tài liệu

Thiết kế - thi công kit 8086

Luận văn tốt nghiệp trang1 Phần 1 GIỚI THIỆU CHUNG CHƯƠNG DẪN NHẬP ___ oOo ___ Ngày nay, trên thế giới khoa học kỹ thuật phát triển nhanh chóng, đặc biệt là ngành điện_điện tử. Những tiến bộ này ngày càng được ứng dụng rộng rãi trong công nghiệp cũng như trong đời sống sinh hoạt hằng ngày của con người. Hệ thống vi xử lý hay còn gọi là máy tính điện tử là một trong những ứng dụng đó, nó là thiết bò xử lý thông tin, điều khiển các thiết bò bên ngoài hay các thiết bò công nghiệp một cách tự động. Trước nhu cầu thực tế, kit vi xử lý là một công cụ dạy và học không những giúp cho sinh viên nghiên cứu học tập, mà còn có thể ứng dụng mô phỏng hoạt động của một máy tính điện tử, đưa những tiến bộ của khoa học kỹ thuật dẫn vào đời sống hiện đại. Trong khả năng và kiến thức đã học, tôi quyết tâm thực hiện đề tài: “THIẾT KẾ – THI CÔNG KIT VI XỬ LÝ 8086” để đáp ứng nhu cầu trên. Vi xử lý là một hệ thống số dựa trên cơ sở linh kiện chủ yếu là bộ vi xử lý (CPU). Tùy thuộc vào cấu trúc của bộ vi xử lý riêng biệt và phần điều khiển mà ta có thể bao gồm nhiều loại vi mạch. Dưới sự điều khiển bằng chương trình một bộ vi xử lý thực hiện các phép tính số học và logic, đồng thời tạo ra những tín hiệu điều khiển cho bộ nhớ và thiết bò vào ra. Những mệnh lệnh này gọi là chương trình nguồn và được chứa trong bộ nhớ chỉ đọc (ROM), khi mất điện dữ liệu trong bộ nhớ này không bò mất, khi Reset máy chương trình này sẽ thi hành trước tiên khởi tạo cho máy làm việc. Khi làm việc CPU đọc những lệnh đó ra rồi thực hiện chúng. Do đó ta có thể nói bộ vi xử lý là cấu trúc phần cứng được xử lý bằng phần mềm. Đề tài này không chỉ giúp cho sinh viên hòan thành luận văn tốt nghiệp mà còn hình thành trong mỗi sinh viên những kinh nghiệm, sáng tạo và năng động. Sau này đề tài sẽ kết hợp với các ngành chuyên môn khác để phát triển mô hình này được hoàn thiện hơn. GVHD: NGUYỄN ĐÌNH PHÚ SVTH: NGÔ VĂN BÌNH Luận văn tốt nghiệp trang2 CHƯƠNG CƠ SỞ LÝ LUẬN ___ oOo ___ I. XÂY DỰNG ĐỀ CƯƠNG LUẬN VĂN: 1). Xác đònh nhiệm vụ nghiên cứu : Việc chọn đề tài xuất phát từ hai lý do: - Khách quan: hiện nay các nền công nghiệp có nhu cầu hiện đại hóa các thiết bò theo xu hướng cải tiến hóa các thiết bò bằng cơ khí sang thiết bò điều khiển tự động ứng dụng kỹ thuật điện tử. - Chủ quan: do nhu cầu học tập, nghiên cứu, rèn luyện kỹ năng thực hành, ứng dụng vốn kiến thức khoa học kỹ thuật tiên tiến trực tiếp vào lónh vực sản xuất. Nhiệm vụ nghiên cứu nhằm đạt được các mục đích chủ yếu: + Mục đích trước mắt: thỏa mãn về cơ bản các yêu cầu đề ra theo phương châm “Học đi đôi với hành”. + Mục đích sau cùng: Tích lũy kinh nghiệm, rèn luyện và nâng cao năng lực, tạo bản lónh để sẵn sàng tham gia lao động sản xuất, hòa nhập vào bước tiến của thế hệ. 2). Phân tích tài liệu liên hệ: Trong thời gian nghiên cứu đề tài, người nghiên cứu đã thống nhất tham khảo một số tài liệu có liên quan trong khoảng thời gian cho phép. - Phương pháp luận nghiên cứu khoa học: tìm hiểu về cấu trúc hình thức của một đề tài nghiên cứu khoa học và phương pháp tư duy để giải quyết vấn đề. - Kỹ thuật vi xử lý Trần Văn Trọng: Tài liệu cung cấp về cấu trúc của vi xử lý 8086. - Sơ đồ chân linh kiện bán dẫn Dương Minh Trí: cung cấp sơ đồ chân và bảng trạng thái họat động của các IC và các linh kiện bán dẫn. - Cấu trúc máy tính: Lê Anh Việt: Tài liệu cung cấp kiến thức cơ bản về cấu trúc máy tính, tổ chức CPU, hợp ngữ và cách lập trình. - The 8086/8088 Family Design Programing and Interfacing – John uffnbeck: tài liệu cung cấp những kỹ thuật kết nối vi xử lý và những phần mềm ứng dụng. - Kỹ thuật vi xử lý – Văn Thế Minh: tài liệu cung cấp kỹ thuật giao tiếp với các thiết bò ngoại vi. GVHD: NGUYỄN ĐÌNH PHÚ SVTH: NGÔ VĂN BÌNH Luận văn tốt nghiệp trang3 II. KẾ HOẠCH NGHIÊN CỨU: 1). Dàn ý nghiên cứu: Phần I: Giới thiệu chung. Phần II: Thiết kế phần cứng Kit 8086. Phần III: Xây dựng phần mềm hệ thống. Phần IV: Thi công Kit 8086. 2). Đối tượng nghiên cứu: Vi xử lý là trung tâm điều khiển các đối tượng, điều khiển hệ thống như máy tự động, dây chuyền sản xuất… Để hệ thống xử lý thi hành các chức năng điều khiển như mong muốn, chúng ta phải lập trình bằng ngôn ngữ tương ứng với hệ vi xử lý. Vì thế đối tượng nghiên cứu chính là thiết kế khối điều khiển tương quan giữa phần cứng và phần mềm để vận hành đúng chức năng họat động thực sự của máy. GVHD: NGUYỄN ĐÌNH PHÚ SVTH: NGÔ VĂN BÌNH Luận văn tốt nghiệp trang4 Chương I CẤU TRÚC BỘ VI XỬ LÝ 8086 ___ oOo ___ I. CẤU TẠO: Bên trong gồm hai khối chính: - Khối thực hiện EU (Execution Unit) - Khối giap tiếp bus (Bus Interface Unit) GVHD: NGUYỄN ĐÌNH PHÚ SVTH: NGÔ VĂN BÌNH Hàng đợi lệnh Các cờ AHALBHBL CHCLDHDL BPDISISP CSESSSDSIP Điều khiển bus và tạo đòa chỉ 6`4321 Bus đòa chỉ Bus dữ liệu Các thanh ghi đoạn Arithmetic logic unit (ALU) Bus dữ liệu nội Các bus hệ thống Excution Unit (EU) Bus Interface Unit (BIU) Σ Hình 1.1: Sơ đồ khối 8086 Luận văn tốt nghiệp trang` Bộ vi xử lý thực hiện các lệnh theo các bước sau: - Lấy lệnh từ bộ nhớ. - Đọc toán hạng (nếu lệnh yêu cầu). - Thực hiện lệnh. - Ghi kết quả. 1). Khối thực hiện: Nhiệm vụ của khối thực hiện lệnh là thực hiện các lệnh của chương trình. Nó gồm có khối số học – logic (ALU) cho phép thực hiện các phép tính số học (+ , - , * , /) và các phép logic (AND, OR, NOT…). Trong khối thực hiện còn có một số ô nhớ gọi là thanh ghi dùng để chứa dữ liệu cho các phép tính. Mỗi thanh ghi giống như một ô nhớ ngoại trừ chúng được đặt tên thay vì dùng số để chỉ đòa chỉ. EU (Execution Unit) có các thanh ghi công dụng chung chia thành hai nhóm: nhóm thanh ghi dữ liệu và nhóm thanh ghi chỉ số. ♦ Các thanh ghi dữ liệu (Data Register): ♦ Các thanh ghi chỉ số và con trỏ (Index & Pointer Register): ♦ Các thanh ghi đoạn (Segment Register): ♦ Các thanh ghi trạng thái và điều khiển (Status & Control Register): ♦ Các thanh ghi dữ liệu: Có bốn thanh ghi dữ liệu ký hiệu lần lượt là: AX, BX, CX, DX, được người lập trình sử dụng cho các thao tác với dữ liệu. Mặc dù vi xử lý có thể thao tác với dữ liệu trong bộ nhớ, nhưng một lệnh như vậy sẽ được thực hiện nhanh hơn trong thanh ghi (cần ít chu kỳ đồng hồ hơn). Đó cũng là nguyên nhân tại sao các bộ vi xử lý hiện đại có xu hướng nhiều thanh ghi. GVHD: NGUYỄN ĐÌNH PHÚ SVTH: NGÔ VĂN BÌNH AHALBHBLCHCLDHDL AX (Accumulator) BX (Base) CX (Count) DX (Data) SPBPSIDI Con trỏ Stack (Stack Pointer) Con trỏ nền (Base Pointer) Chỉ số nguồn (Source Index) Chỉ số đích (Destnation Index) CSDSSSESĐoạn mã (Code Segment) Đoạn dữ liệu (Data Segment) Đoạn Stack (Stack Segment) Đoạn thêm (Extra Segment) IPFlagCon trỏ lệnh (Intruction Pointer) Cờ Luận văn tốt nghiệp trang6 Các byte cao và byte thấp trong thanh ghi được truy cập độc lập: Byte cao của thanh ghi AX được gọi là AH và byte thấp được gọi là AL. Tương tự như vậy cho các byte cao và byte thấp của các thanh ghi BX CX DX lần lượt là BH & BL CH & CL, DH & DL. Nhờ điều này mà ta có nhiều thanh ghi hơn khi làm việc với các số liệu có kích thước byte dài. Trong đa số lệnh các thanh ghi dữ liệu được chọn tùy ý nhưng các thanh ghi này lại có chức năng riêng cố đònh trong một số ít lệnh. • Thanh ghi tích lũy AX (Accumulator): Là thanh ghi được sử dụng nhiều nhất trong các lệnh số học – logic và truyền dữ liệu bởi vì việc sử dụng thanh ghi này tạo ra mã máy ngắn nhất. Trong các thao tác nhân hoặc chia một trong các số hạn tham gia phải chứa trong AH hoặc AL, các thao tác vào/ra cũng sử dụng thanh ghi AH hoặc AL. • Thanh ghi cơ sở BX (Base): Thanh ghi BX được dùng cho tính toán đòa chỉ trong phương pháp đònh đòa chỉ gián tiếp. • Thanh ghi đếm CX (Count): Việc thực hiện các chương trình lập được thực hiện dễ dàng nhờ thanh ghi CX, trong đó CX đóng vai trò là bộ đếm vòng lập. Một thí dụ khác của việc sử dụng thanh ghi CX đó là lệnh REP (Repeat) lệnh này điều khiển một lớp các lệnh chuyên về các thao tác chuỗi. CL cũng được sử dụng là một biến đếm trong các lệnh dòch hay quay các bit. • Thanh ghi dữ liệu DX (Data): DX dùng để đònh đòa chỉ gián tiếp trong các thao tác vào ra, nó cũng còn được sử dụng chứa toán hạn, kết quả trong phép nhân và chia. • Thanh ghi con trỏ và chỉ số: Các thanh ghi SP, BP, SI, DI thường trỏ tới các ô nhớ (tức là chức các đòa chỉ offset của các ô nhớ đó). Khác với thanh ghi đoạn, các thanh ghi con trỏ và ngăn xếp được sử dụng trong các thao tác số học và một số thao tác khác nhau. • Thanh ghi con trỏ – ngăn xếp SP (Stack Pointer): Di chuyển từ đòa chỉ cao đến đòa chỉ thấp, dùng để kết hợp với thanh ghi đoạn Stack SS (Stack Segment) để lưu trữ đòa chỉ trở về hoặc dữ liệu vào trong ngăn xếp. • Thanh ghi con trỏ cơ sở BP (Base Pointer): Thanh ghi này được dùng để truy cập dữ liệu trong ngăn xếp mà không làm thay đổi SP. Tuy nhiên, khác với SP thanh ghi BP cũng còn được sử dụng đễ truy cập dữ liệu ở các đoạn khác. • Thanh ghi chỉ số nguồn SI (Source Index): Thanh ghi SI được sử dụng để trỏ tới các ô nhớ trong đoạn dữ liệu được đònh bởi thanh ghi đoạn dữ liệu DS (Data Segment), có thể truy cập dễ dàng các ô nhớ liên tiếp bằng cách tăng SI. • Thanh ghi chỉ số đích DI (Destination Index): GVHD: NGUYỄN ĐÌNH PHÚ SVTH: NGÔ VĂN BÌNH Luận văn tốt nghiệp trang7 Thanh ghi DI có chức năng tương tự như thanh ghi SI và được dùng kết hợp với thanh ghi đoạn thêm ES (Extra Segment). Cả hai DI và SI thích hợp trong các thao tác sao chép, di chuyển hoặc so sánh các khối dữ liệu có dung lượng đến 64KB. • Thanh ghi con trỏ lệnh IP (Intruction Pointer): 8086 không thực hiện lệnh trực tiếp trong bộ nhớ mà lệnh được lấy ở hàng đợi lệnh có cấu tạo giống như một thanh ghi dòch (FIFO: First In First Out: vào trước ra trước) chứa các mã lệnh cung cấp bởi khối BIU. Thanh ghi IP chỉ đến lệnh tiếp theo chưa được nhập vào hàng đợi lệnh và được dùng kết hợp với thanh ghi CS. Thanh ghi IP được cập nhật mỗi khi có một lệnh được thực hiện xong, khác với các thanh ghi khác, IP không bò tác động trực tiếp bởi các lệnh. • Thanh ghi cờ (Flag Register): Thanh ghi cờ của 8086 có độ dài 16bit (2byte) byte thấp chứa các bit trạng thái giống như trong 808` phản ánh trạng thái của vi xử lý, byte cao chứa 1bit trạng thái đó là bit 11 và 3 bit điều khiển dùng để điều khiển hoạt động của vi xử lý. Sau đây là cấu tạo của thanh ghi cờ trong 8086: 1` 8 7 0 O D I T S Z A P C Thanh ghi cờ của 8086: C: carry flag. P: parity flag. A: auxiliary flag. Z: zero flag. S: sign flag. T: trap flag. I: interrupt enable flag. D: direction flag. O: overflow flag. + Cờ nhớ CF: Cờ nhớ CF được thiết lập khi có số nhớ từ bit MSB. Trong phép cộng hoặc số thiếu trong phép trừ (MSB trong các lệnh byte là bit 7 và trong các lệnh word là bit 1`) cờ CF cũng bò ảnh hưởng bởi các lệnh quay và dòch. + Cờ chẳn lẻ PF: Sau các lệnh số học hoặc logic đối với các lệnh byte nếu số lượng số ‘1’ trong byte kết quả là chẳn thì cờ PF được thiết lập là ‘1’ ngược lại là ‘0’nếu là lẻ, đối với các lệnh word chỉ xét các byte thấp. + Cờ nhớ phụ AF: GVHD: NGUYỄN ĐÌNH PHÚ SVTH: NGÔ VĂN BÌNH Luận văn tốt nghiệp trang8 Cờ nhớ phụ được thiết lập nếu có nhớ (cộng) hoặc có thiếu (trừ) từ phân nửa dưới đến phân nửa trên của toán hạn (đối với lệnh byte đó là bit 3 và đối với lệnh word là bit 7) cờ AF được sử dụng trong các thao tác với số BCD. + Cờ zero ZF: Cờ zero được thiết lập khi kết quả bằng 0. + Cờ dấu SF: Cờ dấu là ‘1’ khi bit MSB của kết quả bằng ‘1’ tức là số âm, đối với lệnh byte MSB là bit 7 và trong lệnh word là bit 1`. + Cờ bẫy TF: Tạo khả năng thực hiện chương trình theo từng bước, khi TF bằng ‘1’ 8086 phát sinh ngắt loại 1 (ngắt cứng). Chương trình DEBUG sử dụng khi thi hành lệnh T (trace) để chạy từng bước một lệnh. Đầu tiên DEBUG thiết lập cờ TF rồi mới chuyển điều khiển cho lệnh đó. Sau khi lệnh được thi hành vi xử lý sẽ phát sinh một ngắt do TF được lập DEBUG sử dụng chính phục vụ ngắt này để lấy quyền điều khiển từ vi xử lý. + Cờ ngắt IF: Cờ ngắt được sử dụng để điều khiển các ngắt phần cứng bên ngoài, nếu cờ này được thiết lập các ngắt phần cứng có thể ngắt 8086. Khi xóa IF, các ngắt bên ngoài không còn tác dụng nữa (bò che). Thực ra vẫn còn một ngắt cứng không che được NMI (Non Maskable Interrupt). Trước khi vi xử lý trao quyền điều khiển cho một phục ngắt nó xóa cả IF và TF, như vậy phục ngắt đó sẽ không bò ngắt. Tất nhiên một phục vụ ngắt có thể đổi cờ để cho phép ngắt khi nó đang thi hành. + Cờ tràn OF: Cờ tràn là ‘1’ khi có hiện tượng tràn và ngược lại nó bằng ‘0’. Hiện tượng tràn cho thấy một sự thật là phạm vi biểu diễn các số trong máy tính là có giới hạn. Phạm vi biểu diễn các số có dấu trong một word từ –32768 đến +32767 và trong một byte từ –126 đến +127. Đối với các số không dấu từ 0 đến 6``3` cho một word và từ 0 đến 2`` cho một byte. Nếu kết quả của một phép tính vượt ra ngoài phạm vi này thì hiện tượng tràn sẽ xảy ra và kết quả nhận được bò cắt bớt sẽ không phải là kết quả đúng. + Cờ điều khiển DF: Là một trong ba cờ điều khiển dùng điều khiển các thao tác của vi xử lý công dụng của DF là dòch hướng cho các thao tác chuỗi, các thao tác này được thực hiện bởi hai thanh ghi chỉ số SI & DI, nội dung của hai thanh ghi này sẽ tự động tăng lên khi DF = 0 và giảm xuống khi DF =1. 2). Khối giao tiếp (BIU): Khối giao tiếp làm đơn giản việc liên lạc giữa EU và bộ nhớ hoặc các vi mạch vào ra. Nó có nhiệm vụ gởi các đòa chỉ, số liệu và tín hiệu điều khiển vào các bus, BIU & EU liên hệ với nhau bằng các bus nội bộ, khi EU đang thi hành một lệnh, BIU nạp 6 byte mã lệnh tiếp theo vào và đặt chúng vào hàng đợi lệnh, mục đích GVHD: NGUYỄN ĐÌNH PHÚ SVTH: NGÔ VĂN BÌNH Luận văn tốt nghiệp trang9 của việc này là làm tăng tốc độ của vi xử lý. Nếu EU cần liên lạc với bộ nhớ hay thiết bò ngoại vi, BIU sẽ treo các lệnh nhận trước và thực hiện thực hiện các thao tác cần thiết. BIU cấu tạo gồm các thanh ghi đoạn và con trỏ lệnh dùng để chứa đòa chỉ các ô nhớ. a). Các thanh ghi đoạn: Được dùng để lưu trữ đòa chỉ của các lệnh và dữ liệu trong bộ nhớ, vi xử lý dựa trên các giá trò này để truy cập bộ nhớ. Bộ nhớ là tập hợp các byte ô nhớ, mỗi byte có một đòa chỉ xác đònh bắt đầu từ 0. 8086 gán cho mỗi ô nhớ một đòa chỉ vật lý 20 bit. Như vậy, nó có thể đònh đòa chỉ đến 20 2 byte (tương đương 1MB) ô nhớ, các byte đầu tiên của bộ nhớ có đòa chỉ như sau: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0001 0000 0000 0000 0000 0010 0000 0000 0000 0000 0011 0000 0000 0000 0000 0100 Để đơn giản, các đòa chỉ trên thường được biểu diễn bằng số thập lục phân như sau: 00000H 00001H 00002H ………… H và cứ tiếp tục cho đến giá trò lớn nhất là FFFFFH Do các đòa chỉ quá lớn (20 bit) không thể chứa trong một thanh ghi của 8086 (16 bit) nên 8086 chia bộ nhớ thành các đoạn bộ nhớ (Memory Segment). Một đoạn bộ nhớ là một khối gồm 2 16 (64K) ô nhớ liên tiếp nhau, mỗi đoạn được xác đònh bằng một đòa chỉ đoạn bắt đầu từ đòa chỉ 0, đòa chỉ đoạn là một số 16 bit nên đòa chỉ đoạn lớn nhất là FFFF. Bên trong mỗi đoạn số ô nhớ được xác đònh bằng đòa chỉ tương đối (offset), đó là số byte tính từ đầu đoạn, với một đoạn 64K thì offset cũng là một số 16 bit, byte đầu tiên trong đoạn có offset bằng 0 và byte cuối cùng bằng FFFF. Một ô nhớ có thể được xác đònh bằng đòa chỉ đoạn:đòa chỉ tương đối trong đoạn (segment:offset) và được gọi là đòa chỉ logic. Thí dụ: ô nhớ A4FB:4872 có đòa chỉ đoạn là A4FB và đòa chỉ offset là 4872. Để tìm đòa chỉ vật lý của ô nhớ trước tiên ta dòch đòa chỉ đoạn về bên trái 4 bit và sau đó cộng với đòa chỉ offset, như vậy đòa chỉ vật lý của ô nhớ A4FB:4872 được tính như sau: A4FB0 4872 A9822 b). Sắp xếp đoạn: GVHD: NGUYỄN ĐÌNH PHÚ SVTH: NGÔ VĂN BÌNH Luận văn tốt nghiệp trang10 Trong bộ nhớ đoạn 0 bắt đầu từ đòa chỉ 0000:0000 = 00000 và kết thúc ở 0000:FFFF = 0FFFF, đoạn 1 bắt đầu từ đòa chỉ 0001:0000 = 00010 và kết thúc ở đòa chỉ 0001:FFFF = 1000F. Như vậy, có rất nhiều sự chồng nhau giữa các đoạn. Các đoạn bắt đầu từ các đòa chỉ cách nhau 16byte và đòa chỉ đầu của mỗi đoạn luôn kết thúc bằng các số 0. 16byte được gọi là một khúc (Paragraph), các đòa chỉ chia hết cho 16 (các đòa chỉ kết thúc bằng 0) là các biên giới khúc (Paragraph Boundary) c). Các đoạn của chương trình: Mỗi đoạn chương trình ngôn ngữ máy bao gồm các lệnh và dữ liệu, còn một vùng đặc biệt trong RAM gọi là ngăn xếp (stack). Mã lệnh, dữ liệu và ngăn xếp của chương trình được nạp vào các đoạn bộ nhớ khác nhau đó là đoạn mã (code segment), đoạn dữ liệu (data segment), đoạn ngăn xếp (stack segment). Để theo dõi các đoạn khác nhau của chương trình 8086 được cung cấp 4 thanh ghi đoạn để chứa các đòa chỉ đoạn, các thanh ghi CS, DS, SS lần lược chứa các đòa chỉ đoạn mã, đoạn dữ liệu, và đoạn ngăn xếp. Nếu chương trình muốn truy cập đến một dữ liệu thứ hai nó có thể sử dụng thanh ghi đoạn thêm ES (extra segment). Một chương trình không phải bao giờ cũng cần chiếm hết một đoạn 64KB, do đặc điểm chồng nhau giữa các đoạn cho phép các đoạn của một chương trình nhỏ hơn 64KB có thể đặt gần lại với nhau. Tại một thời điểm, chỉ có các ô nhớ được đònh đòa chỉ bởi 4 thanh ghi đoạn mới có thể truy cập, nghóa là chỉ có 4 đoạn bộ nhớ là tác động. Tuy nhiên nội dung của các thanh ghi đoạn có thể thay đổi bởi chương trình để truy cập đến các đoạn khác nhau. d). Hàng đợi lệnh: Như ta đã biết, để tăng tốc độ vi xử lý, khối BIU tiếp nhận các lệnh và đưa vào hàng đợi lệnh (Queue) trong khi đó khối EU đang thi hành lệnh. Hàng đợi lệnh có thể nhận 6 byte mã lệnh, các lệnh của 8086 có độ dài từ 1 đến 6 byte, nếu lệnh chưa vào đầy đủ trong hàng đợi lệnh thì khối EU sẽ chờ cho đến khi lệnh nạp hết vào hàng đợi lệnh. II. CHỨC NĂNG CỦA 8086: 1). Sơ đồ chân của 8086: 8086 là vi xử lý 16 bit nó gồm 16 đường dữ liệu và 20 đường đòa chỉ, các đường dữ liệu từ D0 đến D1` và các đường đòa chỉ từ A0 đến A1` hoạt động theo phương pháp đa lộ thời gian. 8086 có thể làm việc ở hai chế độ: - Chế dộ Minimum. - Chế độ Maximum. Trong chế độ minimum, 8086 điều khiển các thiết bò bằng các tín hiệu điều khiển của chính nó, trong chế độ này hỗ trợ bộ xử lý toán học 8087. Trong chế độ maximum cần thiết phải kết hợp với vi mạch điều khiển bus 8288 để tạo ra các tín hiệu đọc – ghi cho bộ nhớ và các thiết bò ngoại vi và chế độ này cho phép làm việc với 8087. GVHD: NGUYỄN ĐÌNH PHÚ SVTH: NGÔ VĂN BÌNH [...]... nghiệp trang23 2) Khảo sát tổng quát tập lệnh 8086: Tập lệnh của 8086 gồm 9 nhóm lệnh: - Nhóm lệnh truyền số liệu - Nhóm lệnh số học - Nhóm lệnh thao tác chuổi - Nhóm lệnh logic - Nhóm lệnh xử lý bit - Nhóm lệnh điều khiển chương trình - Nhóm lệnh ngôn ngữ bậc cao - Nhóm lệnh ở chế độ bảo vệ - Nhóm lệnh điều khiển các bộ vi xử lý Qua những nhóm lệnh giới thi u trên nhóm thực hiện đề tài chỉ khảo sát... tốt nghiệp trang29 Phần 2 Chương I: THI T KẾ PHẦN CỨNG KIT 8086 CÁC LINH KIỆN BÁN DẪN CÓ LIÊN QUAN oOo Trong thi t kế tôi đã phải tính toán lựa chọn qua các công đọan: - Linh kiện phải có sẵn trên thò trường - Linh kiện phải phù hợp với hệ thống - Hệ thống đơn giản tiết kiệm - Kết nối sao cho phần mềm đơn giản nhất, mà phần cứng không qúa phức tạp, cồng kềnh - IC 8086 đa hợp các đường đòa chỉ và dữ... và thi t bò ngoại vi chậm có đủ thời gian hoàn tất công việc đọc-ghi dữ liệu + Ở chu kỳ T4: Trong chu kỳ này các tín hiệu trên bus được giải hoạt (đưa về trạng thái không tích cực) để chuẩn bò cho chu kỳ bus mới Tín hiệu WR trong khi chuyển trạng thái từ ‘0’ lên ‘1’ sẽ kích họat trạng thái ghi vào bộ nhớ hay thi t bò ngoại vi b) Nguyên tắc thực hiện chương trình của vi xử lý 8086: Các chỉ thò của 8086. .. pháp đònh đòa chỉ: tức thời, trực tiếp, gián tiếp giống như của 8085, vi xử lý 8086 còn có thêm các cách đònh đòa chỉ khác và được phân loại như sau: GVHD: NGUYỄN ĐÌNH PHÚ SVTH: NGÔ VĂN BÌNH Luận văn tốt nghiệp trang20 - Đònh đòa chỉ bằng thanh ghi - Đònh đòa chỉ tức thời - Đònh đòa chỉ trực tiếp - Đònh đòa chỉ gián tiếp - Đònh đòa chỉ tương đối Bằng cách kết hợp các phương pháp đònh đòa chỉ khác nhau... dònh trên bus dữ liệu Thời gian truy xuất của bộ nhớ phụ thuộc rất nhiều vào công nghệ chế tạo của nó Các bộ nhớ làm bằng công nghệ lưỡng cực có thời gian truy xuất nhỏ (10 ÷ 30 ns) còn bộ nhớ làm bằng công nghệ MOS có thời gian truy xuất lớn hơn nhiều ( > 150 ns) Bộ nhớ được sử dụng trong việc kết nối kit 8086 là EPROM 2764: - GVHD: NGUYỄN ĐÌNH PHÚ SVTH: NGÔ VĂN BÌNH Luận văn tốt nghiệp 1) trang36... chu kỳ đồng hồ được gởi đến 8086 cho biết quá trình ‘Hold’ kết thúc và vi xử lý trở lại quản lý bus xau khi chấm dứt chu kỳ đồng hồ kế tiếp Nếu yêu cầu này xảy ra trong khi vi xử lý đang truy xuất bộ nhớ, nó sẽ treo bus trong khoảngT4 nếu thỏa những diều kiện sau đây: - Yêu cầu xảy ra trong khi hoặc tr - c T2 - Chu kỳ hiện hành không phải là byte thấp của word (ở đòa chỉ lẻ) - Chu kỳ hiện hành không ở... của word (ở đòa chỉ lẻ) - Chu kỳ hiện hành không ở trạng thái chấp nhận ngắt - Không có chỉ thò khóa Nếu bus không bận khi có yêu cầu thì có hai trường hợp sẽ xảy ra - Bus sẽ treo ở chu kỳ đồng hồ kế tiếp - Một chu bộ nhớ sẽ khởi động trong vòng 3 chu kỳ đồng hồ • Clock (output): Mức cao báo cho các linh kiện ngoài biết (Co-processor) rằng chu kỳ bus tiếp theo không được phép gián đoạn, điều này xảy... xung đồng hồ • MN-MX – Minimum-Maximum (input): Chân chọn chế độ làm việc của 8086, chế độ làm việc là minimum tương ứng với mức cao và chế độ làm việc là maximum ứng với mức thấp Bus điều khiển ở hai chế độ có chức năng khác nhau • M/IO (output): Ngỏ ra trạng thái giống như bit S0 ở chế độ maximum dùng để báo vò trí đang truy xuất dữ liệu Mức cao là bộ nhớ và mức thấp là khối vào-ra Cấu tạo ba trạng... Thông số ngưỡng: trang30 Dn H L X X On H L Q0 Z Max 5,25 70 -2 ,6 24 Đơn vò V o C mA mA A15 – A0 74LS373 74LS373 8086 74LS373 Ký hiệu Thông số Min Type Vcc Nguồn cung cấp 4,75 5 TA Nhiệt độ hoạt động 0 25 IOH Dòng ra cao IOL Dòng ra thấp 3) Sơ đồ mô phỏng kết nối 74LS373 với 8086: Hình II.2: Sơ đồ mô phỏng kết nối 74LS373 với 8086 GVHD: NGUYỄN ĐÌNH PHÚ SVTH: NGÔ VĂN BÌNH Luận văn tốt nghiệp... tụ điện rất nhỏ được chế tạo bằng công nghệ MOS) để kết nối với vi xử lý Mỗi bộ nhớ thường được chế tạo nên từ nhiều vi mạch nhớ Một vi mạch nhớ thường có cấu trúc tiêu biểu như sau: Tín hiệu đòa chỉ D0 A0 D1 A1 D2 A2 Dn Am CS WE OE Tín hiệu dữ liệu Chân chọn RD WR: Write – ghi WE: Write Enable-cho phép đọc OE: Output Enable-đầu vào điều khiển CS: Chip Select- chân chọn RD: Read – đọc Hình II.6: . c c th ng tin này để th c hiện c c thao t c điều khiển. C u t o ba tr ng thái, tr ng thái t ng trở cao khi ‘Hold acknowlegde’. T c đ ng trong c c chu k . khiển c c ng t phần c ng bên ngoài, nếu c này đư c thi t lập c c ng t phần c ng c thể ng t 8086. Khi xóa IF, c c ng t bên ngoài kh ng c n t c d ng nữa

Ngày đăng: 24/04/2013, 09:20

Hình ảnh liên quan

Hình 1.1: Sơ đồ khối 8086 - Thiết kế - thi công kit 8086

Hình 1.1.

Sơ đồ khối 8086 Xem tại trang 4 của tài liệu.
Hình 1.2: Sơ đồ chân 8086 - Thiết kế - thi công kit 8086

Hình 1.2.

Sơ đồ chân 8086 Xem tại trang 11 của tài liệu.
GND ADDR/DATA - Thiết kế - thi công kit 8086
GND ADDR/DATA Xem tại trang 15 của tài liệu.
Hình 1.4: Giản đồ thời gian đọc và ghi của µP8086 - Thiết kế - thi công kit 8086

Hình 1.4.

Giản đồ thời gian đọc và ghi của µP8086 Xem tại trang 16 của tài liệu.
Hình 1.5: Quá trình nạp hàng đợi lệnh của BIU - Thiết kế - thi công kit 8086

Hình 1.5.

Quá trình nạp hàng đợi lệnh của BIU Xem tại trang 17 của tài liệu.
Hình 1.6: Truy xuất dữ liệu trong bộ nhớ - Thiết kế - thi công kit 8086

Hình 1.6.

Truy xuất dữ liệu trong bộ nhớ Xem tại trang 18 của tài liệu.
Hình 2.2: Phương pháp định địa chỉ trực tiếp - Thiết kế - thi công kit 8086

Hình 2.2.

Phương pháp định địa chỉ trực tiếp Xem tại trang 21 của tài liệu.
Hình 2.3:Phương pháp định địa chỉ gián tiếp - Thiết kế - thi công kit 8086

Hình 2.3.

Phương pháp định địa chỉ gián tiếp Xem tại trang 22 của tài liệu.
Hình 2.6: Phương pháp định địa chỉ tương đối - Thiết kế - thi công kit 8086

Hình 2.6.

Phương pháp định địa chỉ tương đối Xem tại trang 26 của tài liệu.
Hình 2.7: Phương pháp định địa chỉ tức thời - Thiết kế - thi công kit 8086

Hình 2.7.

Phương pháp định địa chỉ tức thời Xem tại trang 27 của tài liệu.
Bảng sự thật: - Thiết kế - thi công kit 8086

Bảng s.

ự thật: Xem tại trang 30 của tài liệu.
Hình II.9: Sơ đồ chân 62256 - Thiết kế - thi công kit 8086

nh.

II.9: Sơ đồ chân 62256 Xem tại trang 37 của tài liệu.
Bảng trạng thái: - Thiết kế - thi công kit 8086

Bảng tr.

ạng thái: Xem tại trang 38 của tài liệu.
Hình III.1: Sơ đồ khối vi mạch giải mã hiển thị 8279 - Thiết kế - thi công kit 8086

nh.

III.1: Sơ đồ khối vi mạch giải mã hiển thị 8279 Xem tại trang 39 của tài liệu.
Hình III.2: Sơ đồ chân 8279 - Thiết kế - thi công kit 8086

nh.

III.2: Sơ đồ chân 8279 Xem tại trang 40 của tài liệu.
Hình IV.1: Sơ đồ khối 8255A - Thiết kế - thi công kit 8086

nh.

IV.1: Sơ đồ khối 8255A Xem tại trang 45 của tài liệu.
♦ Por tA được cấu hình là port xuất dữ liệu: - Thiết kế - thi công kit 8086

or.

tA được cấu hình là port xuất dữ liệu: Xem tại trang 49 của tài liệu.
Chức năng của đường tín hiệu được trình bày ở hình sau: Từ điều khiển : - Thiết kế - thi công kit 8086

h.

ức năng của đường tín hiệu được trình bày ở hình sau: Từ điều khiển : Xem tại trang 49 của tài liệu.
♦ Port B được cấu hình là port nhập dữ liệu: - Thiết kế - thi công kit 8086

ort.

B được cấu hình là port nhập dữ liệu: Xem tại trang 50 của tài liệu.
Chức năng của các đường tín hiệu được trình bày ở hình sau: Từ điều khiển: - Thiết kế - thi công kit 8086

h.

ức năng của các đường tín hiệu được trình bày ở hình sau: Từ điều khiển: Xem tại trang 50 của tài liệu.
Cấu hình nàycòn cho phép Set/Reset từng bit của port C. Từ điều khiển này khác với từ điều khiển cấu hình là bit D7 = 0. - Thiết kế - thi công kit 8086

u.

hình nàycòn cho phép Set/Reset từng bit của port C. Từ điều khiển này khác với từ điều khiển cấu hình là bit D7 = 0 Xem tại trang 52 của tài liệu.
Hình 4.2 - Thiết kế - thi công kit 8086

Hình 4.2.

Xem tại trang 55 của tài liệu.
Hình 43a - Thiết kế - thi công kit 8086

Hình 43a.

Xem tại trang 57 của tài liệu.
Hình 43b - Thiết kế - thi công kit 8086

Hình 43b.

Xem tại trang 58 của tài liệu.
Hình 4.3c - Thiết kế - thi công kit 8086

Hình 4.3c.

Xem tại trang 59 của tài liệu.
Hình V.2: Sơ đồ ma trận quét phím - Thiết kế - thi công kit 8086

nh.

V.2: Sơ đồ ma trận quét phím Xem tại trang 63 của tài liệu.

Tài liệu cùng người dùng

Tài liệu liên quan