Bài giảng : Mạch tuần tự Flip Flop và ghi dịch part 6 pptx

10 311 1
Bài giảng : Mạch tuần tự Flip Flop và ghi dịch part 6 pptx

Đang tải... (xem toàn văn)

Thông tin tài liệu

 74HC/HCT 533, 563: tám ch t trong su t đ o ra 3 tr ng ố ố ả ạ thái (Octal intering transparent latch 3- state output)  74HC/HCT 533, 563 là 8 ch t t c đ cao ch t o theo ố ố ộ ế ạ công ngh CMOS c ng silicium, có công su t tiêu tán ệ ổ ấ th p và có th thúc 15 t i TTL-LS. Khi ngõ cho phép ấ ể ả ch t (latch enable) LE cao d li u vào D đ n m ch ố ở ữ ệ ở ế ạ ra, n u ngõ cho phép ra (output enable) OE th p d ế ở ấ ữ li u s ra Q nh ng đ o l i (Q=D). Khi OE cao ngõ ệ ẽ ở ư ả ạ ở ra tr ng thái tr kháng cao. Khi ngõ LE th p d li u ở ạ ở ở ấ ữ ệ D ngay tr c đó đ c ch t vào xem b ng s th t.ướ ượ ố ả ự ậ 5.5 Flip Flop và ch t CMOSố 1. Kh o sát m t s IC Flip Flop và m t s ch t ả ộ ố ộ ố ố CMOS L= m c th p, H= m c cao, l= m c th p trong 1 th i gian thi t l p ứ ấ ứ ứ ấ ờ ế ậ tr c chuy n ti p cao xu ng th p c a LE, h= m c cao trong 1 th i ướ ể ế ố ấ ủ ứ ờ gian thi p l p tr c chuy n ti p cao xu ng th p c a LE, x= m c ế ậ ướ ể ế ố ấ ủ ứ cao ho c th p, Z= tr ng thái Z cao.ặ ấ ạ 3 4 5 7 8 10 6 9 20 19 18 17 16 15 14 13 12 11 OE 0D 1D 2D 3D 4D 5D 6D 7D GND V cc 0Q 2Q 3Q 4Q 5Q 6Q 7Q 1Q IE 1. Kh o sát m t s IC Flip Flop và m t s ch t CMOSả ộ ố ộ ố ố 5.5 Flip Flop và ch t CMOSố S đ chân và b ng chân th t c a 74HC/HCT563ơ ồ ả ậ ủ 1. Kh o sát m t s IC Flip Flop và m t s ch t CMOSả ộ ố ộ ố ố 5.5 Flip Flop và ch t CMOSố S đ c a 1 ch t c a 74CH/HCT563ơ ồ ủ ố ủ 1. Kh o sát m t s IC Flip Flop và m t s ch t CMOSả ộ ố ộ ố ố 5.5 Flip Flop và ch t CMOSố S đ c a 1 ch t c a 74CH/HCT173ơ ồ ủ ố ủ 5.5 Flip Flop và ch t CMOSố Sau đây là m t s Flip Flop D khác:ộ ố 5.6 NG D NG C A FLIP FLOP VÀ CH TỨ Ụ Ủ Ố 1. M ch chia đôi t n sô (flip flop T):ạ ầ Q Q CK SJ CK K T Q 0 T=1 CK Q 1 1 0 0 Flip flop JK m c nh flip flop T đ th c hi n s chia đôi t n s CKắ ư ể ự ệ ự ầ ố 5.6 NG D NG C A FLIP FLOP VÀ CH TỨ Ụ Ủ Ố 1. M ch báo đ ng khi tia sáng b c tạ ộ ị ắ 5.6 NG D NG C A FLIP FLOP VÀ CH TỨ Ụ Ủ Ố 1. M ch đóng và t t tín hi u đ ng h có ch ng d iạ ắ ệ ồ ồ ố ộ Hình: M ch đóng và t t tính hi u đ ng h có ch ng d iạ ắ ệ ồ ồ ố ộ Hình: M ch cho s nguyên xung đ ng h ngõ ra.ạ ố ồ ồ ở 5.6 NG D NG C A FLIP FLOP VÀ CH TỨ Ụ Ủ Ố 1. M ch phát hi n tu n t c a các d li u:ạ ệ ầ ự ủ ữ ệ . Flip Flop và m t s ch t CMOSả ộ ố ộ ố ố 5.5 Flip Flop và ch t CMOSố S đ c a 1 ch t c a 74CH/HCT173ơ ồ ủ ố ủ 5.5 Flip Flop và ch t CMOSố Sau đây là m t s Flip Flop D khác:ộ ố 5 .6 NG D NG C A FLIP. ạ 3 4 5 7 8 10 6 9 20 19 18 17 16 15 14 13 12 11 OE 0D 1D 2D 3D 4D 5D 6D 7D GND V cc 0Q 2Q 3Q 4Q 5Q 6Q 7Q 1Q IE 1. Kh o sát m t s IC Flip Flop và m t s ch t CMOSả ộ ố ộ ố ố 5.5 Flip Flop và ch t CMOSố S. FLIP FLOP VÀ CH TỨ Ụ Ủ Ố 1. M ch chia đôi t n sô (flip flop T ): ầ Q Q CK SJ CK K T Q 0 T=1 CK Q 1 1 0 0 Flip flop JK m c nh flip flop T đ th c hi n s chia đôi t n s CKắ ư ể ự ệ ự ầ ố 5 .6 NG

Ngày đăng: 27/07/2014, 12:20

Từ khóa liên quan

Tài liệu cùng người dùng

Tài liệu liên quan