bai tap ky thuat so

Bài tập kỹ thuật số

Bài tập kỹ thuật số

Ngày tải lên : 15/10/2012, 08:33
... DU / . Khi DU / =1 thì mạch đếm lên, khi DU / =0 thì mạch đếm xuống. 4-9 Thiết kế mạch đếm song song dùng JK-FF (xung clock cnh xung) cú dóy m nh sau 000 ặ 010 ặ 011 ặ 100 ặ 110 ặ 111 ặ 000 ặ ... 4-12 Làm lại bài 4-9 dùng T-FF. 4-13 Làm lại bài 4-9 dùng SR-FF. 4-14 Thiết kế mạch đếm song song mod 10 có nội dung thay đổi theo quy luật của mã 2421 dùng T-FF. 4-15 Cho mạch đếm sau ... 4 cổng NAND. 3-23 a. Thiết kế mạch so sánh hai số nhị phân một bit A và B với các ngõ ra tích cực mức 1 sử dụng cổng logic. b. Thiết kế mạch so sánh hai số nhị phân 4 bit X=x 3 x 2 x 1 x 0 ...
  • 22
  • 7.1K
  • 22
Bài tập kỹ thuật số

Bài tập kỹ thuật số

Ngày tải lên : 22/05/2014, 17:21
... 1 : Cho biết bảng hoạt động của các flip flop FFJK, FF D, FF T. Bài 2 : So sánh mạch tổ hợp và mạch tuần tự. Bài 3 : So sánh đếm KĐB và mạch đếm ĐB. Bài 4 : Vẽ đồ mạch đếm lên , NP 2 bit, ... kế mạch cộng 2 số NP 8bit có nhớ từ mạch câu 3a. Bài 4 : a. Thiết kế mạch so sánh 2 số NP 1 bit. b.Thiết kế mạch so sánh 2 số NP 2 bit. Bài 5 : Cho mạch chuyển đổi mã BCD sang led 7 đoạn...
  • 6
  • 2.3K
  • 36
Bài tập kỹ thuật số (thi cuối ky)

Bài tập kỹ thuật số (thi cuối ky)

Ngày tải lên : 31/05/2014, 13:10
... kích theo cạnh lên, ngõ vào Preset và Clear tích cực logic 0 (tích cực thấp), thiết kế bộ đếm song song (bộ đếm đồng bộ) 3 bit Q A Q B Q C (Q C là LSB) có giản đồ trạng thái như hình vẽ. Vẽ ... logic. b. Thiết kế hệ trên chỉ bằng mạch giải mã (decoder) 2 → 4 và cổng cần thiết. Câu 2 Cho bộ so sánh 3-bit (có ngõ ra tích cực cao) và bộ MUX 2 → 1. Hãy thiết kế hệ tổ hợp tìm giá trị lớn...
  • 16
  • 2.3K
  • 2
Tài liệu Bài tập Kỹ thuật xây dựng bản đồ số ppt

Tài liệu Bài tập Kỹ thuật xây dựng bản đồ số ppt

Ngày tải lên : 20/02/2014, 06:20
... thủy văn trong các truong hợp này chạy sát or song song nhau, nhưng vẫn phải đảm bảo tương quan về vị trí địa lý ( vd : đường ở bên phải hay bên trái song ). + đường bình độ ko cắt nhau và phải ... bằng line style , ko đc sso hóa 2 lần theo mép đường hoặc dung công cụ offset element or copy parallel để vẽ . Các đường 2 nét vẽ theo tỷ lệ nếu 2 mép đường song song cách đều nhau thì dung ... hiệu tương ứng đã thiết kế sẵn trong các tệp tin *.cell . sai số đặt tâm hiệu so vs vị trí trên bd gốc or so vs hình ảnh quét đã nắn khi số hóa ko dc vượt quá 0.1 mm trên bd . 2. Dân cư...
  • 15
  • 1.3K
  • 3
THỰC TẬP KỸ THUẬT SỐ - BÀI 15 doc

THỰC TẬP KỸ THUẬT SỐ - BÀI 15 doc

Ngày tải lên : 23/07/2014, 20:21
... bộ ADC này bao gồm một DAC, một mạch đếm modun 16, một cửa và, một mạch so sánh điện áp. Mạch so sánh thực hiện việc so sánh điện áp ở đầu vào A và điện áp ở đầu vào B. Nếu điện áp lối vào ... Logic switch [Switches/Digital/Logic Switch] (s) 01 Vôn kế [Analog/Intruments/Multimeter] 01 Bộ so sánh [Comparaters/Comparators/AD 8561] 08 Logic Display [Displays/Digital/Logic Display] (9) ... 1 1,80 1 2,50 1 3,20 1 5,00 1 - Thay đổi tần số xung nhịp CK, tiến hành lại thí nghiệm và so sánh với kết quả trên (chú ý tiến hành thí nghiệm với các V i nh trên): 2. Nghiên cứu bộ...
  • 15
  • 615
  • 1
THỰC TẬP KỸ THUẬT SỐ - BÀI 14 pdf

THỰC TẬP KỸ THUẬT SỐ - BÀI 14 pdf

Ngày tải lên : 23/07/2014, 20:21
... tải hay không có tải. Trở tơng đơng R tđ này thay thế cho 2 trở R 1 và R 2 đợc coi nh mắc song song (R 1 // R 2 ). Dựa theo mẫu Thevenin, ta dễ dàng tính cờng độ dòng tại đầu vào đảo (-)...
  • 12
  • 508
  • 1
THỰC TẬP KỸ THUẬT SỐ - BÀI 13 pdf

THỰC TẬP KỸ THUẬT SỐ - BÀI 13 pdf

Ngày tải lên : 23/07/2014, 20:21
... nhng cùng một ý nghĩa: thả nổi (floating), hở (open), tổng trở lớn (high impedance), cô lập (isolation). 2. Cửa logic ba trạng thái họ TTL (TTL - tri - State Logic Gate). Hình sau là đồ...
  • 11
  • 946
  • 9
THỰC TẬP KỸ THUẬT SỐ - BÀI 12 ppsx

THỰC TẬP KỸ THUẬT SỐ - BÀI 12 ppsx

Ngày tải lên : 23/07/2014, 20:21
... tơng tự (Analog Schmitt Triger) Trigơ smitt tơng tự đợc xây dựng từ bộ so sánh LM339. Hay ta có thể sử dụng các bộ so sánh khác ví dụ nh: LP111, LP211, LP311. Tín hiệu từ máy phát chuẩn có ... điện áp ngỡng dới V iL , điện áp ngỡng trên V iH - Thay đổi các giá trị R 1 , R 2 khác nhau để so sánh miền trễ V = V iH - V iL 2. Nghiên cứu trigơ Smitt số (Digital Schmitt Triger) Chúng ... điện áp ngỡng dới V iL , điện áp ngỡng trên V iH - Thay đổi các giá trị R 1 , R 2 khác nhau để so sánh miền trễ V = V iH - V iL 3. Nghiên cứu hoạt động của 74LS132 IC 74LS132 gồm 4 cửa NAND...
  • 10
  • 419
  • 5
THỰC TẬP KỸ THUẬT SỐ - BÀI 11 doc

THỰC TẬP KỸ THUẬT SỐ - BÀI 11 doc

Ngày tải lên : 23/07/2014, 20:21
... [Timers/Timers/555] 01 Logic Source +5V[Sources/Linear/+V] (1) 01 Spice Controll[Spice Controlls /Initial Condition/IC] (I) 01 Logic Source +5V [Sources/Linear/+V] (1) 01 Logic Source +12V [Sources/Linear/+V] ... điện 0.1uF [Genneral/Capacitors/Capacitor] (c) 01 IC 555 [Timers/Timers/555] 01 Logic Source +5V[Sources/Linear/+V] (1) 01 Spice Controll[Spice Controlls /Initial Condition/IC] (I) Bớc ... [Genneral/Resitors/Resitor] (r) 01 Thạch anh 4Mhz [Crystals/Standard/Crystal] 01 Logic Source +5V [Sources/Linear/+V] (1) Chú ý: [ ] Đờng dẫn để lấy linh kiÖn trong th− viÖn ( ) hiÖu...
  • 14
  • 627
  • 2
THỰC TẬP KỸ THUẬT SỐ - BÀI 9 doc

THỰC TẬP KỸ THUẬT SỐ - BÀI 9 doc

Ngày tải lên : 23/07/2014, 20:21
... 111 2. Mạch đếm song song. Trong mạch đếm song song, xung nhịp tác động đồng thời vào tất cả các trigơ. Mạch đếm song song cũng còn đợc gọi là mạch đếm đồng bộ (Synchronous). ... Q A Q B Q C Q D và điền đầy đủ vào bảng chân lý - So sánh với bảng chân lý ở phần lý thuyết 2. Mạch đếm song song đồ thí nghiệm Các bớc tiến hành thí nghiệm: Bớc1: ... [Switches/Digital/Logic Switch] (s) 03 Logic Display [Displays/Digital/Logic Display] (9) 01 Logic Source [Sources/Linear/+V] (1) 06 Cæng NAND 2 lối vào [Digital Basic/Gates/2-in NAND] (5) 01 Cæng...
  • 26
  • 497
  • 2
THỰC TẬP KỸ THUẬT SỐ - BÀI 8 pot

THỰC TẬP KỸ THUẬT SỐ - BÀI 8 pot

Ngày tải lên : 23/07/2014, 20:21
... dịch vào nối tiếp - ra nối tiếp (siso) Ghi dịch vào nối tiếp - ra song song (sipo) Ghi dịch vào song song - ra nối tiếp (piso) Ghi dịch vào song song - ra song song (pipo) S = Serial , P = Parallel, ... Q A Q B Q C Q D cần nhập vào các lối vào dữ liệu song song ABCD tơng ứng 105 + D 0 D 3 :Lối vào dữ liệu song song + Q 0 Q 3 :Lối ra dữ liệu song song + M R : (Mater Reset): Clear tác động ... dòng Ck 4 phải là 0101 3. Mạch ghi dịch phải nhập tin song song Chúng ta sẽ xây dựng và nghiên cứu mạch ghi dịch phải nhập tin 4 bit song song đợc xây dựng từ trigơ D. đồ thí nghiệm: A 0V B 5V C 0V D 5V M 5V Ck 0V CLR 5V S D CP R Q _ Q S D CP R Q _ Q S D CP R Q _ Q S D CP R Q _ Q QA QB...
  • 13
  • 402
  • 1

Xem thêm