Tài liệu Bài giảng điện tử P4 docx

30 602 0
Tài liệu Bài giảng điện tử P4 docx

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

Thông tin tài liệu

Bài ging N T S 1 Trang 72 Chng 4  T HP 4.1.KHÁI NIM CHUNG Các phn t logic AND, OR, NOR, NAND là các phn t logic c bn còn c gi là h t hp n gin. Nh vy, h t hp là h có các ngõ ra là các hàm logic theo ngõ vào, u này ngha là khi mt trong các ngõ vào thay i trng thái lp tc làm cho ngõ ra thay i trng thái ngay ( nu  qua thi gian tr ca các phn t logic) mà không chu nh hng ca trng thái ngõ ra trc ó. Xét mt h t hp có n ngõ vào và có m ngõ ra (hình 4.1), ta có: y 1 = f(x 1 , x 2 , ., x n ) y 2 = f(x 1 , x 2 , ., x n ) . y m = f(x 1 , x 2 , ., x n ) Nh vy, s thay i ca ngõ ra y j (j = 1 ÷ m) theo các bin vào xi (i = 1 ÷ n) là tu thuc vào ng trng thái mô t hot ng ca h t hp. c m c bn ca h t hp là tín hiu ra ti mi thi m ch ph thuc vào giá tr các tín hiu vào  thi m ó mà không ph thuc vào giá tr các tín hiu ngõ ra  thi m trc ó. Trình t thit k h t hp theo các bc sau : 1.  yêu cu thc t ta lp bng trng thái mô t hot ng ca mch (h t hp). 2. Dùng các phng pháp ti thiu  ti thiu hoá các hàm logic. 3. Thành lp s logic (Da vào phng trình logic ã ti gin). 4. Thành lp s h t hp. Các mch t hp thông dng: - ch mã hoá - gii mã - ch chn kênh - phân ng - ch so sánh - ch s hc v v 4.2. MCH MÃ HOÁ & MCH GII MÃ 4.2.1. Khái nim: ch mã hoá (ENCODER) là mch có nhim v bin i nhng ký hiu quen thuc vi con ngi sang nhng ký hiu không quen thuc con ngi. Ngc li, mch gii mã (DECODER) là ch làm nhim v bin i nhng ký hiu không quen thuc vi con ngi sang nhng ký hiu quen thuc vi con ngi.  t p x 2 x n y 1 y 2 y m Hình 4.1 x 1 Chng 4. H t hp Trang 73 4.2.2. Mch mã hoá (Encoder) 1. Mch mã hoá nh phân Xét mch mã hóa nh phân t 8 sang 3 (8 ngõ vào và 3 ngõ ra). S khi ca mch c cho trên hình 4.2. Trong ó: - x 0 , x 1 , ., x 7 là 8 ng tín hiu vào - A, B, C là 3 ngõ ra. ch mã hóa nh phân thc hin bin i tín hiu ngõ vào thành mt t mã nh phân tng ng  ngõ ra, c th nh sau: 0 → 000 3 → 011 6 → 100 1 → 001 4 → 100 7 → 111 2 → 010 5 → 101 Chn mc tác ng (tích cc)  ngõ vào là mc logic 1, ta có bng trng thái mô t hot ng a mch : x 0 x 1 x 2 x 3 x 4 x 5 x 6 x 7 C B A 1 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 1 0 0 0 0 0 0 1 0 0 0 0 1 0 0 0 0 0 1 1 0 0 0 0 1 0 0 0 1 0 0 0 0 0 0 0 1 0 0 1 0 1 0 0 0 0 0 0 1 0 1 1 0 0 0 0 0 0 0 0 1 1 1 1 Gii thích bng trng thái: Khi mt ngõ vào  trng thái tích cc (mc logic 1) và các ngõ vào còn li không c tích cc (mc logic 0) thì ngõ ra xut hin t mã tng ng. C th là: khi ngõ vào x0=1 và các ngõ vào còn li bng 0 thì t mã  ngõ ra là 000, khi ngõ vào x1=1 và các ngõ vào còn li bng 0 thì t mã nh phân  ngõ ra là 001, v v Phng trình logic ti gin: A = x 1 + x 3 + x 5 + x 7 B = x 2 + x 3 + x 6 + x 7 C= x 4 + x 5 + x 6 + x 7 8 → 3 x 0 x 2 x 7 C B A Hình 4.2 S khi mch mã hóa nh phân t 8 sang 3 Bài ging N T S 1 Trang 74  logic thc hin mch mã hóa nh phân t 8 sang 3 (hình 4.3): Biu din bng cng logic dùng Diode (hình 4.4): Nu chn mc tác ng tích cc  ngõ vào là mc logic 0, bng trng thái mô t hot ng ca ch lúc này nh sau: x 0 x 1 x 2 x 3 x 4 x 5 x 6 x 7 C B A 0 1 1 1 1 1 1 1 0 0 0 1 0 1 1 1 1 1 1 0 0 1 1 1 0 1 1 1 1 1 0 1 0 1 1 1 0 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 0 0 1 1 1 1 1 0 1 1 1 0 1 1 1 1 1 1 1 0 1 1 1 0 1 1 1 1 1 1 1 0 1 1 1 Phng trình logic ti gin : A = x 1 + x 3 + x 5 + x 7 = 7531 xxxx B = x 2 + x 3 + x 6 + x 7 = 7632 xxxx C = x 4 + x 5 + x 6 + x 7 = 7654 xxxx Hình 4.3 Mch mã hóa nh phân t 8 sang 3 x1 C x2 x5 x7 B x3 x6x4 A x 1 x 2 x 3 x 4 x 5 x 6 x 7 B A C Hình 4.4 Mch mã hóa nh phân t 8 sang 3 s dng diode Chng 4. H t hp Trang 75  mch thc hin cho trên hình 4.5 2. Mch mã hoá thp phân ng trng thái mô t hot ng ca mch : x 0 x 1 x 2 x 3 x 4 x 5 x 6 x 7 x 8 x 9 D C B A 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 1 0 0 1 0 0 0 0 0 0 0 0 0 1 0 0 0 0 1 0 0 0 0 0 0 0 0 1 1 0 0 0 0 1 0 0 0 0 0 0 1 0 0 0 0 0 0 0 1 0 0 0 0 0 1 0 1 0 0 0 0 0 0 1 0 0 0 0 1 1 0 0 0 0 0 0 0 0 1 0 0 0 1 1 1 0 0 0 0 0 0 0 0 1 0 1 0 0 0 0 0 0 0 0 0 0 0 0 1 1 0 0 1 Phng trình logic ã ti gin: A = x 1 + x 3 + x 5 + x 7 + x 9 B = x 2 + x 3 + x 6 + x 7 C = x 4 + x 5 + x 6 + x 7 D = x 8 + x 9 Biu din bng s logic (hình 4.7) Hình 4.5 Mch mã hóa nh phân 8 sang 3 ngõ vào tích cc mc 0 B x4x2 x7 A x6x5x1 C x3 10 → 4 x 0 x 1 x 9 C B A D Hình 4.6 S khi mch mã hóa t 10 sang 4 Bài ging N T S 1 Trang 76 Biu din s này bng cng logic s dng Diode c cho trên hình 4.8 3. Mch mã hoá u tiên Trong hai mch mã hoá ã xét  trên, tín hiu u vào tn ti c lp tc là không có tình hung có 2 tín hiu tr lên ng thi tác ng  mc logic 1 (nu ta chn mc tích cc  ngõ vào là mc logic 1), thc tây là tình hung hoàn toàn có th xy ra, do ó cn phi t ra vn u tiên. n u tiên: Khi có nhiu tín hiu vào ng thi tác ng, tín hiu nào có mc u tiên cao n  thi m ang xét sc u tiên tác ng, tc là nu ngõ vào có u tiên cao hn bng 1 x 1 B ACD x 8 x 9 x 2 x 4 x 5 x 6 x 7 x 3 Hình 4.8 Hình 4.7 S mch mã hóa thp phân t 10 → 4 x1 x3 A C x5 x6x2 x9x8x4 B C x7 D Chng 4. H t hp Trang 77 trong khi nhng ngõ vào có u tiên thp hn nu bng 1 thì mch s to ra t mã nh phân ng i ngõ vào có u tiên cao nht. Xét mch mã hoá u tiên 4 → 2 (4 ngõ vào, 2 ngõ ra) (hình 4.9).  bng trng thái có th vit c phng trình logic các ngõ ra A và B: A = x 1 . 3 x 3 x. 2 x + = 3 x 2 x. 1 x + B = 3 x 2 x 3 x 3 x. 2 x +=+  logic: hình 4.10. Mt s vi mch mã hóa u tiên thông dng: 74LS147, 74LS148. 4.2.3. Mch gii mã (Decoder) 1. Mch gii mã nh phân Xét mch gii mã nh phân 2 → 4 (2 ngõ vào, 4 ngõ ra) nh trên hình 4.11 Chn mc tích cc  ngõ ra là mc logic 1. x 0 1 x x x x 1 0 1 x x x 2 0 0 1 x x 3 0 0 0 1 B 0 0 1 1 A 0 1 0 1 ng trng thái x 0 x 2 x 3 x 1 B A 4 → 2 Hình 4.9 B x1 A x3x2 Hình 4.10 S logic mch mã hóa u tiên 4 → 2 Bi ging N T S 1 Trang 78 Phng trỡnh logic ti gin v s mch thc hin A.By 0 = A.By 1 = A.By 2 = B.Ay 3 = Biu din bng cng logic dựng Diode. Trng hp chn mc tớch cc ngừ ra l mc logic 0 (mc logic thp) ta cú s khi mch gii mó c cho trờn hỡnh 4.14. Phng trỡnh logic: A.BABy 0 =+= .ABABy 1 =+= ABAB 2 y =+= B.AAB 3 y =+= y 0 1 0 0 0 y 1 0 1 0 0 y 2 0 0 1 0 y 3 0 0 0 1 B 0 0 1 1 A 0 1 0 1 Baớng traỷng thaùi mọ taớ hoaỷt õọỹng cuớa maỷch Hỡnh 4.11 Mch gii mó 2 sang 4 y 0 y 2 y 3 y 1 B A 2 4 y 0 y 1 y 2 y 3 B B A A +E c Hỡnh 4.13. Mch gii mó 2 4 dựng diode A B y 0 y 1 y 2 y 3 2 4 y 0 0 1 1 1 y 1 1 0 1 1 y 2 1 1 0 1 y 3 1 1 1 0 B 0 0 1 1 A 0 1 0 1 ng trng thỏi Hỡnh 4.14. Mc tớch cc ngừ ra l mc thp Chng 4. H t hp Trang 79  mch thc hin: 2. Mch gii mã thp phân a. Gii mã èn NIXIE èn NIXIE là loi èn n t loi Katod lnh (Katod không c nung nóng bi tim èn), có u to gm mt Anod và 10 Katod mang hình các s t 0 n 9.  khai trin ca èn c cho trên hình 4.16:  khi ca mch gii mã dèn NIXIE Chn mc tích cc  ngõ ra là mc logic 1, lúc ó bng trng thái hot ng ca mch nh sau: y0 y2 y1 x2x1 y3 Hình 4.15. Mch gii mã 2 → 4 vi ngõ ra mc tích cc thp AB 0 1 2 3 4 5 6 7 8 9 Anod Hình 4.16. S khai trin ca èn NIXIE C B y 0 y 1 y 9 4 → 10 A D Hình 4.17. S khi mch gii mã èn NIXIE Bài ging N T S 1 Trang 80 D C B A y 0 y 1 y 2 y 3 y 4 y 5 y 6 y 7 y 8 y 9 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 1 0 1 0 0 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0 0 0 0 0 0 1 1 0 0 0 1 0 0 0 0 0 0 0 1 0 0 0 0 0 0 1 0 0 0 0 0 0 1 0 1 0 0 0 0 0 1 0 0 0 0 0 1 1 0 0 0 0 0 0 0 1 0 0 0 0 1 1 1 0 0 0 0 0 0 0 1 0 0 1 0 0 0 0 0 0 0 0 0 0 0 1 0 1 0 0 1 0 0 0 0 0 0 0 0 0 1 Phng trình logic: ABCDy 0 = ABCDy 1 = ABCDy 2 = BACDy 3 = ABCDy 4 = ABCDy 5 = ACBDy 6 = CBADy 7 = ABCDy 8 = ABCDy 9 =  thc hin mch gii mã èn NIXIE c cho trên hình 4.18 và 4.19: y1 y5 y2 y3 y6 B y8 y7 D y0 y9 y4 C A Hình 4.18. S thc hin bng cng logic Chng 4. H t hp Trang 81 b. Gii mã èn LED 7 n èn LED 7 n có cu to gm 7 n, mi n là 1 èn LED. Tu theo cách ni các Kathode (Catt) hoc các Anode (Ant) ca các LED trong èn, mà ngi ta phân thành hai loi: LED 7 n loi Anode chung: LED 7 n loi Kathode chung : V CC D C B A D C B A y 0 y 2 y 3 y 4 y 5 y 6 y 7 y 8 y 9 Hình 4.19. S thc hin dùng diode a b c d e f g K Hình 4.21. LED 7 n loi Kathode chung a c d e b f g a b c d e f g A Hình 4.20. LED 7 n loi Anode chung [...].. .Bài gi ng NT S 1 Trang 82 ng v i m i lo i LED khác nhau ta có m t m ch gi i mã riêng S LED 7 n nh sau: A a b c d e f g ch gi i mã LED 7 n (4→7) B C D Hình 4.22 S kh i c a m ch gi i mã kh i m ch gi i mã... ng chính t c 1: d = CBA + DC BA + CBA Ph DC BA ng trình logic c a ngõ ra e: ng chính t c 2: e = (B + A)(C + A) ng chính t c 1: e = CB + A d DC BA 00 00 01 11 10 0 1 0 0 e DC BA 00 00 01 11 10 0 1 1 0 Bài gi ng Ph NT S 1 Trang 84 ng trình logic c a ngõ ra f: ng chính t c 2: f DC BA 00 f = (A + B)(B + C)(A + B + C)D = ABD + ACD + BC D ng chính t c 1: 00 01 11 10 f = BA + DCA + DCB Ph ng trình logic c... x 01 0 0 0 1 11 x x x x 10 1 0 x x = (C + A ⊕ B)(A + B + C + D) Ph ng trình logic c a ngõ ra e: ng chính t c 1: e = A B + C A ng chính t c 2: e = A ( C + B) = A C + A B e DC BA 00 00 01 11 10 1 0 0 1 Bài gi ng Ph NT S 1 Trang 86 ng trình logic c a ngõ ra f: ng chính t c 1: f DC BA 00 f = D+ C B + B A + C A ng chính t c 2: 00 01 11 10 f = ( B + A )( D+C+ A )(C+ B ) = D +BC +A C + A B Ph ng trình logic... logic tích c c (m c 1 ho c m c 0) thì kênh d li u vào có cùng ch s v i ngõ vào u khi n ó s c k t n i v i ngõ ra Trên hình 4.25 bi u di n m ch ch n kênh v i s l ng ngõ vào u khi n b ng s l ng kênh vào Bài gi ng NT S 1 Trang 88 N u ch n m c tích c c c a các ngõ vào ho t ng c a m ch nh sau: u khi n là m c logic 1, ta có b ng tr ng thái mô t x1 x2 x3 x4 y 4→1 c1 c2 c3 c4 Hình 4.25 M ch ch n kênh v i s... ngõ ra d li u t ng ng có cùng ch s v i ngõ vào u khi n ó s c i v i ngõ vào d li u chung x Ví d : c1 = 1 → x = y1 c2 = 1 → x = y2 c3 = 1 → x = y3 c4 = 1 → x = y4 y1 x 1→4 c4 c3 c2 c1 Hình 4.28 y2 y3 y4 Bài gi ng NT S 1 Trang 90 Lúc ó b ng tr ng thái ho t ng c a m ch: c1 1 0 0 0 c2 0 1 0 0 c3 0 0 1 0 c4 0 0 0 1 y1 X 0 0 0 y2 0 X 0 0 y3 0 0 X 0 y4 0 0 0 X Ph ng trình logic và s logic c cho trên hình 4.29:... m ch so sánh nhi u bit 4.4.3 M ch so sánh nhi u bit ch có 8 ngõ vào và 3 ngõ ra, th c hi n so sánh 2 s nh phân 4 bít A (a3a2a1a0) và B (b3b2 b1 b0) Có hai ph ng pháp th c hi n m ch so sánh nhi u bít: Bài gi ng NT S 1 Trang 92 - Th c hi n tr c ti p - Th c hi n m ch so sánh nhi u bít trên c s m ch so sánh 1 bít Chúng ta l n l t xét t ng ph ng pháp 1 Ph ng pháp tr c ti p Ta có b ng tr ng thái ho t a3... a2>b2 a1=b1 a0b0 a3b3 a2=b2 a1b1 a0=b0 1 2 5 3 4 1 1 3 2 Y 2 5 3 1 3 4 2 1 Y 2 5 3 4 1 1 3 2 Y 2 5 3 1 3 4 2 1 2 5 3 4 Hình 4.33 Th c hi n m ch so sánh nhi u bít theo cách tr c ti p Bài gi ng 2 Ph NT S 1 Trang 94 ng pháp xây d ng trên c s m ch so sánh 1 bit ( a < b ) = y1 a 2→3 ( a = b ) = y2 b c3 c2 c1 a>b a=b ( a > b ) = y3 a . Bài ging N T S 1 Trang 72 Chng 4  T HP 4.1.KHÁI NIM CHUNG Các phn. → 3 x 0 x 2 x 7 C B A Hình 4.2 S khi mch mã hóa nh phân t 8 sang 3 Bài ging N T S 1 Trang 74  logic thc hin mch mã hóa nh phân t

Ngày đăng: 15/12/2013, 21:15

Hình ảnh liên quan

4.2.2. M ch mê hoâ (Encoder) - Tài liệu Bài giảng điện tử P4 docx

4.2.2..

M ch mê hoâ (Encoder) Xem tại trang 2 của tài liệu.
Hình 4.3 M ch mê hóa nh phđn t8 sang 3 - Tài liệu Bài giảng điện tử P4 docx

Hình 4.3.

M ch mê hóa nh phđn t8 sang 3 Xem tại trang 3 của tài liệu.
Bi u di nb ng s logic (hình 4.7) - Tài liệu Bài giảng điện tử P4 docx

i.

u di nb ng s logic (hình 4.7) Xem tại trang 4 của tài liệu.
Bi u di ns năy b ng c ng logic sd ng Diod ec cho trín hình 4.8 - Tài liệu Bài giảng điện tử P4 docx

i.

u di ns năy b ng c ng logic sd ng Diod ec cho trín hình 4.8 Xem tại trang 5 của tài liệu.
Hình 4.8 - Tài liệu Bài giảng điện tử P4 docx

Hình 4.8.

Xem tại trang 5 của tài liệu.
Xĩt m ch mê hoâ u tiín 4→2 (4 ngõ văo, 2 ngõ ra) (hình 4.9). - Tài liệu Bài giảng điện tử P4 docx

t.

m ch mê hoâ u tiín 4→2 (4 ngõ văo, 2 ngõ ra) (hình 4.9) Xem tại trang 6 của tài liệu.
Bảng trạng thái mô tả hoạt động của mạch - Tài liệu Bài giảng điện tử P4 docx

Bảng tr.

ạng thái mô tả hoạt động của mạch Xem tại trang 7 của tài liệu.
Hình 4.13. M ch gi i mê 2→4 dùng diode - Tài liệu Bài giảng điện tử P4 docx

Hình 4.13..

M ch gi i mê 2→4 dùng diode Xem tại trang 7 của tài liệu.
khai tri n ca ỉ nc cho trín hình 4.16: - Tài liệu Bài giảng điện tử P4 docx

khai.

tri n ca ỉ nc cho trín hình 4.16: Xem tại trang 8 của tài liệu.
th c hi nm ch gi i mê ỉn NIXI Ec cho trín hình 4.18 vă 4.19: - Tài liệu Bài giảng điện tử P4 docx

th.

c hi nm ch gi i mê ỉn NIXI Ec cho trín hình 4.18 vă 4.19: Xem tại trang 9 của tài liệu.
Hình 4.18. S th c hi nb ng c ng logic - Tài liệu Bài giảng điện tử P4 docx

Hình 4.18..

S th c hi nb ng c ng logic Xem tại trang 9 của tài liệu.
Hình 4.19. S th c h in dùng diode - Tài liệu Bài giảng điện tử P4 docx

Hình 4.19..

S th c h in dùng diode Xem tại trang 10 của tài liệu.
Hình 4.24. S logic m ch ch n kính t 4→1 - Tài liệu Bài giảng điện tử P4 docx

Hình 4.24..

S logic m ch ch n kính t 4→1 Xem tại trang 16 của tài liệu.
logic c cho trín hình 4.27: - Tài liệu Bài giảng điện tử P4 docx

logic.

c cho trín hình 4.27: Xem tại trang 18 của tài liệu.
4.4. M CH SO SÂNH - Tài liệu Bài giảng điện tử P4 docx

4.4..

M CH SO SÂNH Xem tại trang 19 của tài liệu.
Hình 4.30. M ch so sânh 1 bit - Tài liệu Bài giảng điện tử P4 docx

Hình 4.30..

M ch so sânh 1 bit Xem tại trang 20 của tài liệu.
ch so sânh trín hình 4.30. - Tài liệu Bài giảng điện tử P4 docx

ch.

so sânh trín hình 4.30 Xem tại trang 20 của tài liệu.
m ch th c h in trín hình 4.33. - Tài liệu Bài giảng điện tử P4 docx

m.

ch th c h in trín hình 4.33 Xem tại trang 21 của tài liệu.
Hình 4.33. Th c hi nm ch so sânh nhi u bít theo câch tr c tip - Tài liệu Bài giảng điện tử P4 docx

Hình 4.33..

Th c hi nm ch so sânh nhi u bít theo câch tr c tip Xem tại trang 22 của tài liệu.
Hình 4.35. M ch so sânh nhi u bít - Tài liệu Bài giảng điện tử P4 docx

Hình 4.35..

M ch so sânh nhi u bít Xem tại trang 24 của tài liệu.
Hình 4.39. M ch c ng toăn ph ntr c tip - Tài liệu Bài giảng điện tử P4 docx

Hình 4.39..

M ch c ng toăn ph ntr c tip Xem tại trang 26 của tài liệu.
Hình 4.40. Th c hi nm ch c ng toăn ph nt b bâ nt ng - Tài liệu Bài giảng điện tử P4 docx

Hình 4.40..

Th c hi nm ch c ng toăn ph nt b bâ nt ng Xem tại trang 26 của tài liệu.
Hình 4.42. S logic - Tài liệu Bài giảng điện tử P4 docx

Hình 4.42..

S logic Xem tại trang 27 của tài liệu.
Hình 4.43. M ch tr toăn ph n - Tài liệu Bài giảng điện tử P4 docx

Hình 4.43..

M ch tr toăn ph n Xem tại trang 27 của tài liệu.
Hình 4.44. Th c hi nm ch tr toăn ph ntr c tip - Tài liệu Bài giảng điện tử P4 docx

Hình 4.44..

Th c hi nm ch tr toăn ph ntr c tip Xem tại trang 28 của tài liệu.
Hình 4.45. Th c h in FS trín cs HS - Tài liệu Bài giảng điện tử P4 docx

Hình 4.45..

Th c h in FS trín cs HS Xem tại trang 28 của tài liệu.
kh c ph c nh cm ó, n gi ta dùng ph ng phâp c ng song song (hình 4.47). - Tài liệu Bài giảng điện tử P4 docx

kh.

c ph c nh cm ó, n gi ta dùng ph ng phâp c ng song song (hình 4.47) Xem tại trang 29 của tài liệu.
Hình 4.48. Sm ch c ng song song 4 bít nh nhanh - Tài liệu Bài giảng điện tử P4 docx

Hình 4.48..

Sm ch c ng song song 4 bít nh nhanh Xem tại trang 30 của tài liệu.

Từ khóa liên quan

Tài liệu cùng người dùng

Tài liệu liên quan