TÌM HIỂU HỌ VI ĐIỀU KHIỂN CORTEX M3

21 588 11
TÌM HIỂU HỌ VI ĐIỀU KHIỂN CORTEX M3

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

Thông tin tài liệu

slide

LOGO “ Add your company slogan ” 1 TRƯỜNG ĐẠI HỌC THÀNH ĐÔ KHOA: CNKT ĐIỆN TỬ, VIỄN THÔNG ĐỀ TÀI TÌM HIỂU HỌ VI ĐIỀU KHIỂN CORTEX M3 Giáo viên hướng dẫn : ĐẶNG VĂN HIẾU Sinh viên thực hiện : NGUYỄN DUY ĐỊNH NGUYỄN TRỌNG NGỌC HOÀNG VĂN THAO LÊ MẠNH TẤN LÊ ĐÌNH QUÝ Lớp : CĐ Điện tử 1-K6 2 Nội dung Giới thiệu Cortex-M3 1 Cấu trúc của Cortex-M3 2 Cấu trúc của STM32 3 Ứng dụng của STM32 4 3 Giới thiệu về Cortex-M3  Là một lõi xử lý hoàn thiện, đưa ra chuẩn CPU và kiến trúc hệ thống chung.  Cortex-M3 được thiết kế trên nền kiến trúc mới, do đó chi phí sản xuất đủ thấp để cạnh tranh với các dòng vi điều khiển khác.  Cortex M3 có hai bus Icode và Dcode cho phép thực hiện các chương trình song song nâng cao hiệu suất chip. 4 Giới thiệu về Cortex-M3  Dòng Cortex hỗ trợ đặt và xóa các bit bên trong hai vùng 1Mbyte của bộ nhớ.  Bộ nhớ chương trình và bộ nhớ dữ liệu của Cortex-M3 tách biệt với nhau. 5 Cortex gồm 3 phân nhánh chính:  Dòng A dành cho các ứng dụng cao cấp.  Dòng R dành cho các ứng dụng thời gian thực.  Dòng M dành cho các ứng dụng vi điều khiển với chi phí thấp. 6 Giới thiệu về Cortex-M3 Kiến trúc vi xử lý ARM Cortex-M3 7 Cấu trúc của Cortex-M3  Kiến trúc đường ống 8 Cấu trúc của Cortex-M3  Kiến trúc load và store của ARM Cortex-M3 9 Cấu trúc của Cortex-M3  Thanh ghi XPSR: Thanh ghi trạng thái chương trình của CPU Cortex. 10

Ngày đăng: 04/10/2013, 10:17

Từ khóa liên quan

Tài liệu cùng người dùng

Tài liệu liên quan