Đề tài 13. Nghiên cứu tìm hiểu về vi mạch điều khiển BUS 8288 (bus controller).

23 973 2
Đề tài 13. Nghiên cứu tìm hiểu về vi mạch điều khiển BUS 8288 (bus controller).

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

Thông tin tài liệu

BỘ CÔNG THƯƠNG ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI BÀI TẬP LỚN MÔN: KIẾN TRÚC MÁY TÍNH Lớp: KHMT1 – K10 Nhóm sv thực hiện: Nhóm Trần Hữu Lộc Nguyễn Thành Quang Phạm Hồng Phi Vũ Văn Việt Đỗ Đức Vinh Page BỘ CÔNG THƯƠNG ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI LỜI NÓI ĐẦU Trong kiến trúc máy tính, bus hệ thống phụ chuyển liệu thành phần bên máy tính, máy tính với Các bus máy tính theo nghĩa đen dây điện song song với đa kết nối, thuật ngữ sử dụng cho xếp vật lý cung cấp chức bus điện tử song song Các bus máy tính đại dùng thông tin liên lạc song song kết nối chuỗi bit, dây multidrop (dòng điện song song) chuỗi Daisy (kỹ thuật điện tử) có cấu trúc liên kết, kết nối với hub chuyển mạch, USB Page BỘ CÔNG THƯƠNG ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI Nhận xét góp ý giáo viên: Page BỘ CÔNG THƯƠNG ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI Page BỘ CÔNG THƯƠNG ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI PHỤ LỤC: BỘ CÔNG THƯƠNG .1 LỜI NÓI ĐẦU NHẬN XÉT I NỘI DUNG THỰC HIỆN Giới thiệu Tìm hiểu chung Intel 8288 II MỤC ĐÍCH VÀ YÊU CẦU Mục đích Yêu cầu Page BỘ CÔNG THƯƠNG ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI III CẤU TẠO, CHỨC NĂNG, ỨNG DỤNG Cấu tạo chức a Sơ đồ chân b Định nghĩa chân chức c Bảng tạo tín hiệu 11 d Sơ đồ khối 12 e Chức khối 12 f Kết nối CPU 8086 mạch phụ trợ tạo bus hệ thống 13 g Kết nối CPU mạch phụ trợ IBM PC XT 14 h Biểu đồ đọc đơn giản hóa 15 i Biểu đồ ghi đơn giản hóa 16 j Giải nghĩa biểu đồ đơn giản hóa 17 Ứng dụng 18 a Ứng dụng 18 b Thông tin tham khảo 18 Page BỘ CÔNG THƯƠNG ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI I.NỘI DUNG THỰC HIỆN 1.Giới thiệu: Bus hệ thống đường dân dẫn vận chuyển tín hiệu điện từ phần mạch sang phần mạch khác phạm vi máy tính, phân loại thành loại: Bus địa (Address Bus-Bus A): Dùng để truyền tín hiệu địa từ CPU ngoài, nhằm xác định đối tượng cần trao đổi liệu với CPU Bus liệu (Data Bus-Bus D): Dùng để truyền tín hiệu liệu phần mạch khác máy tính Bus điều khiển (Control Bus): Gồm nhiều đường dân dẫn điện, đường dây có chức truyền tín hiệu điều khiển khác để phần mạch hệ thống máy tính làm việc với đồng bộ, tránh xung đột thực chương trình thực trao đổi liệu Intel 8288 thuộc Control Bus làm nhiệm vụ xử lí lệnh từ CPU điều khiển tín hiệu 2.Tìm hiểu chung Intel 8288 Intel 8288 Bus điều khiển thiết kế cho Intel 8086/8087/8088/8089 cung cấp gói DIP 20 chân Chip 8086(và 8088) hoạt động chế độ tối đa, chúng cấu hình chủ yếu cho hoạt động hay làm việc với xử lí mở rộng, tín hiệu điểu khiển tạo Intel 8288 Đã sử dụng máy tính IBM, XT phiên khác Cung cấp tín hiệu yêu cầu kiểm soát nhớ, I/O, ngắt giao tiếp Kết nối trực tiếp với 8088/8086 Xử lí chân S0, S1, S2 mang mã trạng thái trước bắt đầu chu kì Bus Tạo lệnh cách thích hợp theo thời gian điều khiển tín hiệu phản ứng Page BỘ CÔNG THƯƠNG ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI II.MỤC ĐÍCH VÀ YÊU CẦU 1.Mục đích: • • • Hiểu rõ xử lí Intel 8288 Hiểu nguyên lí hoạt động I ntel 8288 2.Yêu cầu: • • • • • • Nêu lên nguyên lí hoạt động Intel 8288 Vẽ sơ đồ kết nối với xử lí Vẽ sơ đồ chân Intel 8288 Vẽ sơ đồ khối Intel 8288 Giải nghĩa chức chân Intel 8288 Giải nghĩa chức khối Intel 8288 • Page BỘ CÔNG THƯƠNG ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI III.CẤU TẠO, CHỨC NĂNG, ỨNG DỤNG: 1) Cấu tạo chức năng: a Sơ đồ chân: Page BỘ CÔNG THƯƠNG ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI b Định nghĩa chân chức năng: Kí hiệu Đầu vào(I) Đầu ra(O) Chân Số Chức Điều khiển I để 8288 làm việc IOB chế độ bus khác IOB (chân 1) – (chế độ vào/ra bus), IOB = 1, 8288 chế độ bus vào/ra với ngoại vi Trong chế độ này, 8288 cho phép thực lệnh ghi ngoại vi(hoặc đọc) mà không cần chờ xử lí Khi vi xử lý khởi tạo lệnh vào/ra, 8288 cho phép đường tín hiệu lệnh sử dụng MCE/PDEN# DT/R# để điều khiển mạch thu phát vào/ra bus Chế độ vào/ra bus tiện lợi để sử dụng hệ thống đa xử lý mà thiết bị ngoại vi kết nối với xử lý Khi IOB = 0, 8288 làm việc chế độ bus hệ thống không tín hiệu cho phép hoạt động Chế độ dùng hệ thống có bus hệ thống mà kết nối thiết bị ngoại vi nhớ Ngõ vào CLK I lấy từ xung nhịp hệ thống Đây đầu vào nối xung đồng hồ hệ thống (từ mạch 8284) dùng để đồng tất xung điều khiển từ mạch 8288 Các tín hiệu lấy trực tiếp từ µP Tùy theo giá trị mà 3, 18, 19 I S0#, S1#, S2# 8288 đưa tín hiệu theo bảng tạo tín hiệu Các chân tạo tín hiệu Intel 8288, tùy vào tín hiệu nhận mà tạo lệnh khác Page 10 BỘ CÔNG THƯƠNG Kí hiệu ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI Đầu vào (I) Đầu (O) Chân Số Chức µ DT/R# O P truyền (1) hay nhận (0) liệu Là tín hiệu để điều khiển hướng liệu hệ vào hay so với CPU (DT/R# = : CPU đọc liệu, DT/R# = : CPU ghi liệu) Tín hiệu ALE cho phép chốt địa ALE(chân 5) – (chốt địa chỉ), điều khiển cho phép chốt địa chờ thời gian trễ khoảng 150ms tạo tín hiệu điều AEN# I khiển đầu 8288 để đảm bảo địa sử dụng hợp lệ AEN# (chân 6) – (cho phép địa chỉ), điều khiển để tín hiệu 8288 chờ sau khoảng từ 110ns đến 250ns để dành cho địa chốt bus địa Điều MRDC# khiển đọc nhớ Lệnh cho phép đọc nhớ Điều MWTC# khiển ghi nhớ Lệnh cho phép ghi nhớ O Giống MWTC AMWC# hoạt động sớm Cũng lệnh cho phép ghi nhớ hoạt động sớm lệnh MWTC# Page 11 BỘ CÔNG THƯƠNG Kí hiệu IOWC# ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI Chân Số 11 Đầu vào (I) Đầu (O) Chức O Điều khiển ghi ngoại vi Lệnh cho phép ghi ngoại vi Giống IOWC hoạt động 12 O sớm hơn, dùng cho AIOWC# ngoại vi chậm đáp ứng kịp tốc độ µP Cũng lệnh cho phép ghi ngoại vi hoạt động sớm lệnh IOWC# Điều IORC# khiển đọc ngoại vi Lệnh cho phép đọc ngoại vi Ngõ thông báo µP 14 O INTA# chấp nhận yêu cầu ngắt thiết bị ngoại vi INTA#(chân 14), Xử lí yêu cầu ngắt thiết bị ngoại vi Cho phép 15 I CEN đưa tín hiệu 8288 CEN (chân 15) – (cho phép lệnh), CEN = 0, tất cá đầu tín hiệu đầu điều khiển DEN, PDEN 8288 trở trạng thái không tích cực Khi CEN = tín hiệu 8288 phép tích cực Tín hiệu điều khiển bus DEN 16 O liệu thành bus cục hay bus hệ thống DEN(chân 16), chân nhận tín hiệu điều khiển bus liệu thành bus cục hay bus hệ thống Page 12 BỘ CÔNG THƯƠNG ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI Kí Hiệu Đầu vào(I) Đầu ra(O) Chân số Chức Định MCE/PDEN# 17 O chế độ làm việc cho mạch điều khiển ngắt PIC 8259 Thay đổi chức nhờ IOB Khi IOB = 1(chế độ vào/ra bus), MCE/PDEN# = cho phép liệu cho bus vào/ra bus hệ thống Khi IOB = 0(chế độ bus hệ thống), MCE/PDEN# = phục vụ cho chấp nhận yêu cầu ngắt hệ thống chuỗi ngắt gồm mạch PIC(có master slaves) Hệ thống ngắt có PIC MCE ý nghĩa Cung cấp V 20 CC lượng (+5V) 10 Bã (0V) GND c Bảng tạo tín hiệu: S2# 0 0 1 1 S1# 0 1 0 1 S0# 1 1 Page 13 Tạo tín hiệu INTA# IORC# IOWC#AIOWC# Không tạo MRDC# MRDC# MWTC#,AMWC# Không tạo BỘ CÔNG THƯƠNG ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI d Sơ đồ khối: S0# S1# Bộ tạo tín hiệu lệnh Giải mã trạng thái S2# MRDC# MWTC# AMWC# IORC# Các tín hiệu lệnh IOWC# AIOWC# CLK Đầu vào điều khiển Logic điều khiển AEN# CEN Bộ tạo tín hiệu điều khiển INTA# DT/R# DEN MCE/PDEN# ALE IOB e Chức khối:  Giải mã trạng thái: Khối giải mã nhận lệnh từ tín hiệu chân: S0#, S1#, S2# để nhận dạng trạng thái tức thời hệ thống  Bộ tạo tín hiệu lệnh: Kết hợp với khối giải mã trạng thái tạo tín hiệu cho phép lệnh hoạt động  Logic điều khiển: Dựa vào trạng thái tức thời hệ thống tín hiệu điều khiển lệnh để đưa trình tự hợp lí cho lệnh  Bộ tạo tín hiệu điều khiển: Tạo tín hiệu điều khiển nhằm cho phép chốt địa chỉ, thu hay phát liệu điều khiển ngắt Page 14 Chốt địa chỉ, thu phát liệu điều khiển ngắt BỘ CÔNG THƯƠNG f ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI Sơ đồ kết nối với CPU 8086 mạch phụ trợ tạo bus hệ thống: A19/S6 – A16/S3 74HC373 LE OE# b AD15 – AD8 74HC373 LE OE# Page 15 A19 – A16 BỘ CÔNG THƯƠNG ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI A15 – A8 Bus g Sơ đồ kết nối CPU mạch phụ trợ IBM PC XT: địa V CC chỉ/ AD7 – AD0 liệu nội 8086/8088 RAM CP 8284 U Bus cục Bộ tạo nhịp đồng hồ RE RE SE AD TĐiều Y khiển Tạo nhịp đồng hồ hệ thống (8284) Điều khiển DMA (8237A) Điều khiển ngắt (8259A) (8288) D15 – D8 Bus ROM CLK CLK A19/S6 A16/S3 Bus Bu AD15:AD0 S0#hệ sX S1# thốn S2# g 8086 mở REALY rộng RESET BHE#/S7 MN/MX# PIO AD7 – AD0 74HC373 A7 – A0 LE OE# OE# DIR D15 – D8 74HC245 OE# DIRD7 – D0 74HC245 Bộ thích ứng MRDC# S0# Điều khiển MWTC# đồ họa(6845) S1# busAMWC# S2# CLK AEN# Điều khiển IORC# (8288) IOWC# AIOWC# CEN vào/ra đa INTA# MCE/PDEN# Đĩa tư (PD765) ALE COMN(8250) DT/R# GND Máy in DEN IOB (8255) Đếm thời gian AEN# GND (8253) Page 16 Các khe mở rộng BHE#/S7 BỘ CÔNG THƯƠNG ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI h Biểu đồ đọc đơn giản: Page 17 BỘ CÔNG THƯƠNG ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI i Biểu đồ ghi đơn giản: Page 18 BỘ CÔNG THƯƠNG ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI Page 19 BỘ CÔNG THƯƠNG ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI Giải nghĩa biểu đồ đơn giản hóa: Chu kỳ T1:Trong chu kỳ địa nhớ hay thiết bị ngoại vi đưa đường địa chỉ, địa chỉ/dữ liệu địa chỉ/trạng thái Các tín hiệu điều khiển ALE, DT/R#, IO/M# đưa để giúp việc hoàn tất việc giữ thong tin địa Chu kỳ T2:Trong chu kỳ CPU đưa tín hiệu điều khiển RD# WR#, DEN# tín hiệu liệu D0 – D7 lệnh ghi DEN# thường dùng để mở đệm bus liệu chúng dùng hệ Tại cuối kỳ T2(và chu kỳ T Tw, có) CPU lấy mẫu tín hiệu READY để xử lý chu kỳ phải làm việc với nhớ thiết bị ngoại vi chậm Chu kỳ T3 :Trong chu kỳ CPU dành thời gian cho nhớ hay thiết bị ngoại vi nhập liệu Nếu chu kỳ đọc liệu cuối chu kỳ T3 CPU lấy mẫu tín hiệu bus liệu Nếu cuối chu kỳ đồng hồ T2(hoặc chu kỳ T Tw) mà CPU phát tín hiệu READY = 0(do nhớ hay thiết bị ngoại vi đưa đến) CPU tự xen vào sau T3 vài chu kỳ T để tạo chu kỳ đợi Tw = n*T nhằm kéo dài thời gian thực lệnh, tạo điều kiện cho nhớ thiết bị ngoại vi có đủ thời gian hoàn tất việc đọc/ghi liệu Chu kỳ T4 : Trong chu kỳ tín hiệu bus đưa trạng thái bị động để chuẩn bị cho chu kỳ bus Tín hiệu WR# chuyển trạng thái từ lên kích hoạt động trình đưa vào nhớ hay thiết bị ngoại vi Trên biểu đồ đọc ghi biểu diễn thông số quan trọng mặt thời gian lien quan đến tốc độ hoạt động tối thiểu cần thiết nhớ thiết bị ngoại vi chúng muốn làm việc với CPU.Trong biểu đồ thời gian đọc ta thấy việc truy nhập nhớ kéo dài khoảng thời gian từ T1 – T3(gần chu kỳ đồng hồ 3*T = 600ms) Trong tổng số thời gian phải tính đến thời gian trễ chuyền địa ttrễ địa = 110ns, thời gian giữ liệu đọc tgiữR = 30ns thời gian trễ việc truyền tín hiệu qua mạch đệm nhiều t trễ đệm = 40ns Như nhớ nối với 8086 – 5MHz cần phải có thời gian truy nhập nhỏ hơn: 3*T – ttrễ địa - tgiữR – ttrễ đệm = 600 – 110 – 30 – 40 = 420ns Mặt khác với CPU 8086 5MHz độ rộng xung đọc TRD = 325ns, thời gian đủ dài nhớ với thời gian truy nhập cỡ 420ns làm việc Trong biểu đồ thời gian ghi ta thấy phải có thời gian giữ liệu tối thiểu để ghi TgiữW = 88ns sau WR# đột biến từ lên Trong thực tế thời gian gần nhớ thông dụng 2) Ứng dụng: j Page 20 BỘ CÔNG THƯƠNG ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI a) Ứng dụng: Như biết, vi mạch 8288 mạch điều khiển, lấy số tín hiệu điều khiển CPU cung cấp tất tín hiệu điều khiển cần thiết co hệ vi xử lí 8088 làm việc chế độ MAX Tùy theo tín hiệu trạng thái lấy thẳng từ CPU mà mạch 8288 tạo tín hiệu khác chân để điều khiển hoạt động thiết bị nối với CPU b) Thông tin tham khảo: Bus controller 8288 mạch Page 21 BỘ CÔNG THƯƠNG ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI Bus controller 8288 linh kiện rời  Lịch sử đời mạch vi xử lí: Năm 1947, J Bardeen & W Brattain (AT&T Bell Lab., USA) phát minh "Point Contact Transistor." - đột phá nỗ lực tìm thiết bị thay cho ống chân không Dòng điện vào truyền qua lớp dẫn điện (conversion layer) bề mặt Germanium khuyếch đại thành dòng Sở dĩ thiết bị khuyếch đại dòng điện có tên TRANSISTOR loại điện trở hay bán dẫn có khả truyền điện Năm 1950, W.Shockley (AT&T Bell Lab., USA) phát minh transistor kiểu tiếp hợp Đây mô hình loại bipolar transitor sau Năm 1958, J.Kilby (công ty Texas Instruments, Mỹ) phát minh mạch IC (Integrated Circuit) đầu tiên, mở đầu cho thời kỳ hoàng kim vi điện tử Điểm quan trọng phát minh Kilby ý tưởng việc tích hợp thiết bị điện tử (điện trở, transistor, condenser) lên bề mặt silicon Năm 1959, J.Hoerni R.Noyce (Mỹ) thành công việc chế tạo transistor mặt phẳng silicon Hình transistor với cực (base, emitter, colector) nằm mặt phẳng Năm 1970, G.E.Smith và W.S.Boyle (AT&T Bell Lab., USA) tạo mạch CCD 8-bit Cùng năm 1970, J.Karp B.Regitz (công ty Intel, Mỹ) tạo mạch DRAM 1103 với 1000 memory cells Năm 1971, M.E.Hoff, S.MazerF.Faggin (công ty Intel, Mỹ) tạo vi xử lý 4004 với 2,200 transistor Năm 2004, công ty Intel (Mỹ) chế tạo chip Pentium với 42 triệu transistor Cùng năm 2004, Intel tung chip Itanium (9MB cache) phục vụ máy chủ, với số transistor lên tới 592 triệu Page 22 BỘ CÔNG THƯƠNG ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI Năm 2005, ê kíp liên kết IBM, SONY, SONY Computer Entertainment, Toshiba giới thiệu chip CELL đa lõi (multicore), hoạt động tốc độ 4GHz, đạt tốc độ xử lý lên tới 256 GFLOPS Chưa đầy 50 năm kể từ ngày Kilby đề xuất ý tưởng IC, ngành công nghệ vi mạch đạt thành tựu rực rỡ Sự tăng trưởng tốc độ chóng mặt ngành công nghệ vi mạch chìa khóa quan trọng bậc cách mạng công nghệ thông tin Page 23 [...]... gian giữ dữ liệu tối thiểu để ghi TgiữW = 88ns sau khi WR# đột biến từ 0 lên 1 Trong thực tế thời gian này gần như bằng 0 đối với bộ nhớ thông dụng 2) Ứng dụng: j Page 20 BỘ CÔNG THƯƠNG ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI a) Ứng dụng: Như đã biết, vi mạch 8288 là mạch điều khiển, nó lấy một số tín hiệu điều khiển của CPU và cung cấp tất cả tín hiệu điều khiển cần thiết co hệ vi xử lí 8088 làm vi c ở chế độ MAX... tức thời của hệ thống và tín hiệu điều khiển các lệnh để đưa ra trình tự hợp lí nhất cho các lệnh  Bộ tạo tín hiệu điều khiển: Tạo ra tín hiệu điều khiển nhằm cho phép chốt địa chỉ, thu hay phát dữ liệu điều khiển ngắt Page 14 Chốt địa chỉ, thu phát dữ liệu điều khiển ngắt BỘ CÔNG THƯƠNG f ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI Sơ đồ kết nối với CPU 8086 và các mạch phụ trợ tạo bus hệ thống: A19/S6 – A16/S3 74HC373... THƯƠNG ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI A15 – A8 Bus g Sơ đồ kết nối CPU và các mạch phụ trợ chính trong IBM PC XT: địa V CC chỉ/ AD7 – AD0 dữ liệu nội bộ 8086/8088 RAM CP 8284 U Bus cục bộ Bộ tạo nhịp đồng hồ RE RE SE AD TĐiều Y khiển Tạo nhịp đồng hồ hệ thống (8284) Điều khiển DMA (8237A) Điều khiển ngắt (8259A) (8288) D15 – D8 Bus ROM CLK CLK A19/S6 A16/S3 Bus Bu AD15:AD0 S0#hệ sX S1# thốn S2# g 8086... ngoại vi INTA#(chân 14), Xử lí yêu cầu ngắt của thiết bị ngoại vi Cho phép 15 I CEN đưa ra các tín hiệu của 8288 CEN (chân 15) – (cho phép lệnh), khi CEN = 0, thì tất cả cá đầu ra tín hiệu và các đầu ra điều khiển DEN, PDEN của 8288 trở về trạng thái không tích cực Khi CEN = 1 thì các tín hiệu ra của 8288 được phép tích cực Tín hiệu điều khiển bus DEN 16 O dữ liệu thành bus. .. bus cục bộ hay bus hệ thống DEN(chân 16), chân nhận tín hiệu điều khiển bus dữ liệu thành bus cục bộ hay bus hệ thống Page 12 BỘ CÔNG THƯƠNG ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI Kí Hiệu Đầu vào(I) Đầu ra(O) Chân số Chức năng Định MCE/PDEN# 17 O chế độ làm vi c cho mạch điều khiển ngắt PIC 8259 Thay đổi chức năng nhờ IOB Khi IOB = 1(chế độ vào/ra bus) , thì MCE/PDEN#... độ MAX Tùy theo các tín hiệu trạng thái lấy thẳng từ CPU mà mạch 8288 sẽ tạo ra các tín hiệu khác nhau tại các chân của nó để điều khiển hoạt động của các thiết bị nối với CPU b) Thông tin tham khảo: Bus controller 8288 trên mạch Page 21 BỘ CÔNG THƯƠNG ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI Bus controller 8288 linh kiện rời  Lịch sử ra đời của mạch vi xử lí: Năm 1947, J Bardeen & W Brattain (AT&T Bell Lab., USA)... (I) Đầu ra (O) Chức năng O Điều khiển ghi ngoại vi Lệnh cho phép ghi ngoại vi Giống IOWC nhưng hoạt động 12 O sớm hơn, dùng cho AIOWC# các ngoại vi chậm đáp ứng kịp tốc độ µP Cũng là lệnh cho phép ghi ngoại vi nhưng hoạt động sớm hơn lệnh IOWC# Điều IORC# khiển đọc ngoại vi Lệnh cho phép đọc ngoại vi Ngõ ra thông báo µP... hay thiết bị ngoại vi được đưa ra trên các đường địa chỉ, hoặc địa chỉ/dữ liệu và địa chỉ/trạng thái Các tín hiệu điều khiển ALE, DT/R#, IO/M# cũng được đưa ra để giúp vi c hoàn tất vi c giữ thong tin địa chỉ này Chu kỳ T2:Trong chu kỳ này CPU đưa ra các tín hiệu điều khiển RD# hoặc WR#, DEN# và tín hiệu dữ liệu trên D0 – D7 nếu là lệnh ghi DEN# thường dùng để mở các bộ đệm của bus dữ liệu nếu như... lệnh, tạo điều kiện cho bộ nhớ hoặc thiết bị ngoại vi có đủ thời gian hoàn tất vi c đọc/ghi dữ liệu Chu kỳ T4 : Trong chu kỳ này các tín hiệu trên bus được đưa về trạng thái bị động để chuẩn bị cho chu kỳ bus mới Tín hiệu WR# trong khi chuyển trạng thái từ 0 lên 1 sẽ kích hoạt động quá trình đưa vào bộ nhớ hay thiết bị ngoại vi Trên các biểu đồ đọc ghi cũng biểu diễn các thông số quan trọng về mặt thời... 8288 để đảm bảo rằng địa chỉ sử dụng đã hợp lệ AEN# (chân 6) – (cho phép địa chỉ), điều khiển để các tín hiệu của 8288 chờ sau khoảng từ 110ns đến 250ns để dành cho các địa chỉ đã chốt ra ngoài bus địa chỉ Điều MRDC# khiển đọc bộ nhớ Lệnh cho phép đọc bộ nhớ Điều MWTC# khiển ghi bộ nhớ Lệnh cho phép ghi bộ nhớ 8 O Giống MWTC nhưng AMWC#

Ngày đăng: 12/11/2016, 14:03

Từ khóa liên quan

Tài liệu cùng người dùng

  • Đang cập nhật ...

Tài liệu liên quan