KỸ THUẬT VI XỬ LÝ VÀ LẬP TRÌNH ASSEMBLY CHO CÁC HỆ VI XỬ LÝ

27 837 0
KỸ THUẬT VI XỬ LÝ VÀ LẬP TRÌNH ASSEMBLY CHO CÁC HỆ VI XỬ LÝ

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

Thông tin tài liệu

HỌC VIỆN KỸ THUẬT QUÂN SỰ KHOA VÔ TUY ẾN ĐIỆN TỬ CỘNG HÒA XÃ HỘI CHỦ NGHĨA VIỆT NAM Độc lập – Tự – Hạnh phúc ĐỀ CƯƠNG CHI TIẾT HỌC PHẦN: KỸ THUẬT VI XỬ LÝ VÀ LẬP TRÌNH ASSEMBLY CHO CÁC HỆ VI XỬ LÝ Thông tin giáo viên TT Họ tên giáo viên Học vị Đơn vị công tác (Bộ môn) TS BỘ MÔN KỸ THUẬT XUNG-SỐ-VI XỬ LÝ BỘ MÔN KỸ THUẬT XUNG-SỐ-VI XỬ LÝ BỘ MÔN KỸ THUẬT XUNG-SỐ-VI XỬ LÝ BỘ MÔN KỸ THUẬT XUNG-SỐ-VI XỬ LÝ Đỗ Xuân Tiến Học hàm PGS Nguyễn Hải Dương GV TS Vũ Hoàng Gia GV ThS Trần Thị Hồng Thắm GV KS Thời gian, địa điểm làm việc: 8h, Địa liên hệ: Bộ môn Kỹ thuật Vi Xử Lý Khoa VTĐT HVKTQS 100 Hoàng Quốc Việt Hà Nội Điện thoại, email: 069515387, bmktvxl_hvktqs@yahoo.com Các hướng nghiên cứu chính: Điện tử số, Thiết kế mạch logic số, Lập trình hệ thống, Công nghệ FPGA, Công nghệ nhúng, Kỹ thuật xử lý song song Thông tin chung học phần - Tên học phần: KỸ THUẬT VI XỬ LÝ - Mã học phần: 31A01EA5 - Số tín chỉ: (60 tiết) - Học phần (bắt buộc hay lựa chọn): bắt buộc - Các học phần tiên quyết: không - Các yêu cầu học phần (nếu có): - Giờ tín hoạt động: Nghe giảng lý thuyết:44  Làm tập lớp:6  Thảo luận:0  Thực hành, thực tập (ở PTN, nhà máy, thực tập ):ở PTN 10  Hoạt động theo nhóm:0  Tự học: theo hướng dẫn  Khoa/Bộ môn phụ trách học phần, địa chỉ: BỘ MÔN KỸ THUẬT XUNG-SỐ-VI XỬ LÝ KHOA VÔ TUY ẾN ĐIỆN TỬ HVKTQS 100 HOÀNG QU ỐC VIỆT HÀ NỘI Mục tiêu học phần - Kiến thức: cung cấp cách hệ thống nội dung phân tích, thiết kế tổng hợp hệ xử lý thông minh dựa nguyên tắc làm việc vi xử lý 8, 16, 32 bit - Kỹ năng: Cung cấp kỹ thiết kế hệ Vi xử lý chuyên dụng phục vụ cho nhiệm vụ kỹ thuật khác - Thái độ, chuyên cần: Nâng cao tính tích cực học tự học Tóm tắt nội dung học phần (khoảng 150 từ) Môn học KỸ THUẬT VI XỬ LÝ cung cấp cách hệ thống nội dung phân tích, thiết kế tổng hợp hệ xử lý thông minh dựa nguyên tắc làm việc vi xử lý 8, 16, 32 Các phương pháp tổ chức phần cứng, xây dựng cài đặt phần mềm cho toán thiết kế hệ Vi xử lý chuyên dụng phục vụ cho nhiệm vụ thu, phát, xử lý, gia công chế biến, biến đổi dạng tín hiệu (analog digital) lưu trữ chúng phương tiện nhớ thông dụng Sử dụng hệ vi xử lý ON-CHIP cho toán t hợp hệ xử lý chức đề cập tới Ngon ngứ ASSEMBLY trình bầy thực hành đủ để thực nhiệm vụ lập trình cho toán kiểm soát tham số thời gian thực xây dựng hệ vi xử lý chuyên dụng Môn học thông qua tập cụ thể, thực hành cụ thể để minh hoạ cho phần lý thuyết đề cập  Nội dung chi tiết học phần (tên chương, mục, tiểu mục) Chương, mục, tiểu mục Nội dung Giáo trình, Tài liệu Số Ghi tham khảo tiết (Ghi TT TL 04 Chương 1: Kiến trúc hệ Vi Kiến trúc để tổ chức hệ muốn xử lý nhấn mạnh đặc trưng hệ vi xử lý gồm hai mặt thống tách rời phần mềm cài đặt hệ có nhiệm vụ vận hành chức hệ thống cấu trúc phần cứng hệ 1.1 Các thành phần hệ Bộ vi xử lý (VXL) vi xử lý hạt nhân hệ vi xử lý Bộ nhớ trung tâm gồm hai thành phần Thành phần thứ nhớ cố định ROM dùng để chứa chương trình điều hành hoạt động hệ vi xử lý, gọi chương trình MONITOR Thành phần thứ hai nhớ đọc/ghi RAM dùng làm môi trường xử lý thông tin, để lưu trữ kết trung gian kết cuối mục 6) Kỹ thuật Vi xử lý lập trình Assembly cho hệ vi xử lý Đỗ Xuân Tiến Nxb Khoa học Kỹ thuật 2009 phép tính toán, xử lý thông tin Khối xuất nhập thông tin số dùng để trao đỏi thông tin với thiết bị ngoại vi làm việc theo nguyên tắc số Kênh thông tin hệ thống bao gồm ba thành phần: Thành phần thứ kênh địa Thành phần thứ hai kênh liệu (Data Bus) Thành phần thứ ba kênh điều khiển (Control Bus) 1.2 Bộ nhớ hệ Vi xử lý: Trình bày cấu trúc RAMDYNAMIC,RAMSTATIC, nguyên lý ROM, PROM, EPROM làm việc Bộ nhớ hệ Vi xử lý: RAMDYNAMIC, RAMSTATIC, ROM, PROM, EPROM 1.3 Phương pháp tổ chức nhớ Do số lượng hệ vi xử lý ngăn nhớ lớn nên phương thức hiệu quản lý theo phương thức ma trận điểm Mỗi điểm ngăn nhớ Một cấu trúc Chương 2: Bộ vi xử lý 16/32 bít 80X86 INTEL 2.1 Cấu trúc nguyên tắc hoạt động vi xử lý 80286 INTEL 2.2 Tập lệnh vi xử lý 80X86 INTEL địa hoá cho phép thâm nhập vào ngăn nhớ nhớ mà không sợ nhầm lẫn Bộ vi xử lý 80286 04 Intel vi xử lý 16 bít nằm họ vi xử lý IAPX 86 Xem xét hoạt động sở vi xử lý 80286 thông qua đồ thị thời gian chu kỳ máy đọc thông tin (hình 2.9) chu kỳ máy ghi thông tin Quản lý nhớ thực ảo vi xử lý 80286 Tập lệnh vi xử lý 80286 phong phú, cho phép xây dựng chương trình có chức từ đơn giản đến phức tạp Kỹ thuật Vi xử lý lập trình Assembly cho hệ vi xử lý Đỗ Xuân Tiến Nxb Khoa học Kỹ thuật 2009 Chương 3: Lập trình ASSEMBLY cho hệ vi xử lý 16/32 bit INTEL 3.1 Khung chươmg trình Tập lệnh vi xử lý 80286 chia thành nhiều nhóm Mục xét tất các nhóm lệnh vi xử lý 80286 Ngôn ngữ 04 ASSEMBLY có ưu điểm sau: Sử dụng trực tiếp tập lệnh vi xử, có tốc độ thực nhanh Data_seg SEGMENT a DB b DB c DW? Data_seg ENDS Định nghĩa đoạn chương trình: Code_seg SEGMENT MOVCL , SHL AX, CL MOV BX, AX Code_seg ENDS Kỹ thuật Vi xử lý lập trình Assembly cho hệ vi xử lý Đỗ Xuân Tiến Nxb Khoa học Kỹ thuật 2009 3.2 Chương trình biên dich Bài tập Chương 4: Thiết kế hệ vi xử lý 16/32 chuyên dụng Sử dụng chương trình dịch Macro assembler hãng Microsoft version 5.1, gồm file chính: MASM.EXE(có tên mở rộng OBJ) LINK.EXE thành file chạy dạng EXE EXE2BIN.EXE : Chuyển đổi file có tên mở rộng EXE viết theo dạng COM thành file chạy dạng COM Hướng dẫn thực toán Thiết kế hệ vi xử lý 16/32 chuyên dụng Thiết kế hệ vi xử lý chuyên dụng nội dung quan trọng môn học Kỹ thuật Vi xử lý Nội dung cho phép tạo hệ điều khiển thông minh, hệ xử lý tin tự động theo yêu cầu theo nhiệm vụ Những hệ vi xử lý có ưu điểm sau: Có tính mềm dẻo 02 08 Kỹ thuật Vi xử lý lập trình Assembly cho hệ vi xử lý Đỗ Xuân Tiến Nxb Khoa học Kỹ thuật 2009 4.1 Các bước thiết kế hệ vi xử lý cao thao tác; Có tốc độ cao so với hệ đa dụng chức chuyên hoá cao, thao tác thừa loại bỏ; Có độ tin cậy làm việc cao mạch vi điện tử IC sử dụng hệ IC có mức tổ hợp cao LSI cực cao VLSI; Có thể dễ dàng thay đổi thay đổi thông số, trình tự vận hành kể thay đổi chức hệ thống cách thay đổi phần mềm cài đặt bên hệ thống mà thay đổi phần cứng hệ Ưu điểm có lẽ ưu điểm lớn hệ vi xử lý, hệ vi xử lý trở thành phổ cập có mặt hầu hết lĩnh vực kỹ thuật đại Bước Phân tích chức năng, nhiệm vụ hệ vi xử lý cần 4.2 Thiết kế hệ thu tin đa kênh Thí nghiệm Chương 5: Cổng trao đổi thông tin với ngoại vi thiết kế Bước Tổ chức phần cứng cho hệ vi xử lý cần thiết kế Bước Xây dựng phần mềm cho hệ vi xử lý cần thiết kế Bước Nạp chương trình cho hệ vi xử lý cần thiết kế Mô tả chức hệ vi xử lý cần thiết kế Thiết kế hệ vi xử lý theo chức yêu cầu:Phân tích chức năng, nhiệm vụ hệ vi xử lý cần thiết kế Tổ chức phần cứng cho hệ thu tín hiệu ngẫu nhiên kênh Xây dựng phần mềm cho hệ thu tín hiệu ngẫu nhiên kênh Thí nghiệm minh 04 họa Trình bầy nguyên 04 tắc làm việc cổng trao đổi thông tin với ngoại vi thông qua cổng vào/ra: địa cổng; hướng truyền cổng; độ rộng kênh liệu Kỹ thuật Vi xử lý lập trình Assembly cho hệ vi xử lý Đỗ Xuân Tiến Nxb Khoa học cổng 5.1 Mạch vào/ra thông tin có điều khiển - chip PPI 8255 5.2 Ghép nối chip PPI 8255 với hệ vi xử lý Chương 6: Chế độ ngắt vi xử lý a) Cấu trúc PPI 8255 b) Điều khiển chế độ làm việc PPI 8255 Thanh ghi lệnh Chế độ: Mode0; Mode1; Mode2 Mode đặc biệt Ghép PPI với hệ VXL Mode0: sơ đồ tập lập trình; Mode1: Sơ đồ:Ra: C7(out)-BF; PC6(in)- ACK; C3 (out)- intr Vào: PC5 (out)-BF; PC4(in)- STR; PC3(out)-intr Mode2: song công Mode đặc biệt: Sơ đồ ghi lệnh: Bit cờ tích cực=0, D6D5D4-không dùng D3D2D1 =Mã hoá cho PCi D0=Set/Reset Pci Chế độ ngắt chế 04 độ đặc biệt mà vi xử lý trang bị để tạo chế điều khiển mềm dẻo linh hoạt hệ có Kỹ thuật 2009 Kỹ thuật Vi xử lý lập trình Assembly cho hệ vi xử lý Đỗ Xuân Chương 7: Truyền thông tin nối tiếp 7.1 Mạch truyền tin đồng dị USART 8251 7.2 Ghép nối USART 8251 với hệ vi xử lý Bài tập Thí nghiệm Chương 8: Biến đổi tương tựsố (AD) số -tương tự (DA) vào ngắt độc lập Trình bầy tổ chức hệ thống thông tin truyền số liệu 04 Kỹ thuật Vi xử lý lập trình Assembly cho hệ vi xử lý Đỗ Xuân Tiến Nxb Khoa học Kỹ thuật 2009 Cấu trúc mạch truyền tin đồng dị USART 8251 Nguyên tắc hoạt động mạch truyền tin đồng dị USART 8251 Ghép nối vật lý USART 8251 với hệ vi xử lý Lập trình hệ vi xử lý có USART 8251 02 Thí nghiệm minh họa Chương nghiên cứu nguyên tắc làm việc Các biến đổi sốtương tự DAC (Digital To Analog Converter) 04 Kỹ thuật Vi xử lý lập trình Assembly cho hệ vi xử lý Đỗ Xuân 8.1 Biến đổi tín hiệu số  tương tự (DIGILAL- NALOG) mạch DAC 0808 8.2 Biến đổi tín hiệu tương tự số (ANALOG-DIGILAL) mạch ADC 0809 biến đổi tương tựsố ADC (Analog To Digital Converter)và phương pháp ghép nối chúng với hệ vi xử lý Bộ biến đổi DAC có thành phần chủ yếu nguồn điện áp chuẩn Uch, điện trở trọng số, khoá chuyển mạch điện tử DAC 1408 (tương đương 0808) biến đổi sô-tương tự bit thông dụng Các chuyển đổi ADC thực hai chức lượng tử hoá mã hoá Đối với ADC ta dùng loại mã số nhị phân, BCD, bù hai, bù Hình.4 cho biết đặc tuyến ADC bít làm việc với mã nhị phân tự nhiên Một ADC n bít có 2n tổ hợp mã khác nhau, ADC bít có mã Tiến Nxb Khoa học Kỹ thuật 2009 8.3 Ghép nối ADC DAC với hệ vi xử lý Chương 9: Hệ vi xử lý ONCHIP khác nhau, chúng biểu diễn trục tung đồ thị thời gian Bộ biến đổi ADC 0809 ADC thông dụng sử dụng rộng rãi có tám đầu vào tương tự đầu bit số, chuyển đổi theo phương pháp xấp xỉ liên tục Trong thực tế khảo sát đại lượng cần biến đổi thường tín hiệu xoay chiều (tín hiệu vào có hai cực tính) Với trường hợp cần mở rộng thang đo thích hợp với tín hiệu Để mở rộng thang đo, điện áp so sánh đưa qua tầng lặp lại điện áp Trình bầy cấu trúc 08 nguyên lý làm việc Hệ vi xử lý on-chip 80C51 Kỹ thuật Vi xử lý lập trình Assembly cho hệ vi xử lý Đỗ Xuân Tiến Nxb Khoa học Kỹ thuật 2009 9.1 Kiến trúc Hệ vi xử lý ONCHIP 80C51 9.2 Tập lệnh Hệ vi xử lý ON-CHIP 80C51 9.3 Lập trình cho hệ vi xử lý ON-CHIP Cấu trúc chung on-chip 80C51 Cấu hình vào I/O Thanh ghi thời gian đếm Phân loại ngắt hệ vi xử lý on-chip Truyền tin nối tiếp on-chip 80C51 Cấu trúc lệnh hệ vi xử lý on-chip 80C51 Xử lý lệnh hệ vi xử lý onchip 80C51 Tập lệnh hệ vi xử lý on-chip 80C51 Lập trình cho hệ vi xử lý ON-CHIP tuân thủ trìnhtự sau: Bước Phân tích chức năng, nhiệm vụ hệ vi xử lý cần thiết kế Bước Tổ chức phần cứng cho hệ vi xử lý cần thiết kế Bước Xây dựng phần mềm cho hệ vi xử lý cần thiết kế Bước Nạp chương trình cho hệ VXL Onchip cần thiết kế Bài tập Thí nghiệm Thí nghiệm minh họa 02 04 Giáo trình, tài liệu tham khảo TT Tên giáo trình, tài liệu Giáo trình chính: Kỹ thuật Vi xử lý lập trình Assembly cho hệ vi xử lý Đỗ Xuân Tiến Nxb Khoa học Kỹ thuật 2009 Tài liệu tham khảo 1: Kỹ thuật Vi xử lý Văn Thế Minh Nxb Giáo dục 1997 Tài liệu tham khảo 2: Microprocessors and interfacing Second Edition Douglas V Hall Hoa Kỳ 1992 Tài liệu tham khảo 3: Microprocessors and IC Families Data Handbook INTEL Hoa Kỳ 2003 Tình trạng giáo trình, tài liệu Có thư Giáo viên viện có (website) Có thư Giáo viên viện có Giáo viên có Có thư Giáo viên viện có Hình thức tổ chức dạy học 7.1 Lịch trình chung: (Ghi tổng số cho cột) Hình thức tổ chức dạy học học phần Lên lớp Thực hành, Tự Nội dung thí học, Tổng Lý Bài Thảo nghiệm, tự thuyết tập luận ng.cứu thực tập Nội dung 1: 04 Theo 04 Chương 1: Kiến trúc hệ Vi hướng xử lý dẫn 1.1 Các thành phần hệ vi xử lý giáo viên 1.2 Bộ nhớ hệ Vi xử lý: RAMDYNAMIC,RAMSTATIC, ROM, PROM, EPROM 1.3 Phương pháp tổ chức nhớ hệ vi xử lý Nội dung 2: 04 Chương 2: Bộ vi xử lý 16/32 bít 80X86 INTEL 2.1 Cấu trúc nguyên tắc hoạt động vi xử lý 80286 INTEL 2.2 Tập lệnh vi xử lý 80X86 INTEL Nội dung 3: 04 Chương 3: Lập trình ASSEMBLY cho hệ vi xử lý 16/32 bit INTEL 3.1 Khung chươmg trình 3.2 Chương trình biên dich Nội dung 4: 08 Chương 4: Thiết kế hệ vi xử lý 16/32 chuyên dụng 4.1 Các bước thiết kế hệ vi xử lý 4.2 Thiết kế hệ thu tin đa kênh Thí nghiệm minh họa Nội dung 5: 04 Chương 5: Cổng trao đổi thông tin với ngoại vi 5.1 Mạch vào/ra thông tin có điều khiển - chip PPI 8255 5.2 Ghép nối chip PPI 8255 với hệ vi xử lý Nội dung 6: 04 Chương 6: Chế độ ngắt vi xử lý 02 04 Theo hướng dẫn giáo viên 04 Theo hướng dẫn giáo viên Theo hướng dẫn giáo viên 06 Theo hướng dẫn giáo viên 04 Theo hướng dẫn 04 12 6.1 Cơ chế ngắt vi xử lý 6.2 Chip ngắt ưu tiên PIC 8259 Nội dung 7: Chương 7: Truyền thông tin nối tiếp 7.1 Mạch truyền tin đồng dị USART 8251 7.2 Ghép nối USART 8251 với hệ vi xử lý Nội dung 8: Chương 8: Biến đổi tương tự-số (AD) số -tương tự (DA) 8.1 Biến đổi tín hiệu số  tương tự (DIGILAL- NALOG) mạch DAC 0808 8.2 Biến đổi tín hiệu tương tự số (ANALOG-DIGILAL) mạch ADC 0809 8.3 Ghép nối ADC DAC với hệ vi xử lý Nội dung 9: Chương 9: Hệ vi xử lý ONCHIP 9.1 Kiến trúc Hệ vi xử lý ONCHIP 80C51 9.2 Tập lệnh Hệ vi xử lý ON-CHIP 80C51 9.3 Lập trình cho hệ vi xử lý ON-CHIP Thí nghiệm minh họa 04 02 02 04 08 02 04 giáo viên Theo hướng dẫn giáo viên 08 Theo hướng dẫn giáo viên 04 Theo hướng dẫn giáo viên 14 7.2 Lịch trình tổ chức dạy học cụ thể Nội dung 1, 2- tuần 1: Chương 1: Kiến trúc hệ Vi xử lý Chương 2: Bộ vi xử lý 16/32 bít 80X86 INTEL Hình thức tổ chức dạy học Lý thuyết Bài tập Thảo luận Thực hành, thí nghiệm, thực tập,… Tự học, tự nghiên cứu Thời gian, địa điểm Giảng đường, Đầu học kỳ, tiết Nội dung Yêu cầu SV chuẩn bị Chương 1: Kiến trúc hệ Vi Tài ệu, li xử lý giáo 1.1 Các thành phần hệ trình vi xử lý 1.2 Bộ nhớ hệ Vi xử lý: RAMDYNAMIC,RAMSTATIC, ROM, PROM, EPROM 1.3 Phương pháp tổ chức nhớ hệ vi xử lý Chương 2: Bộ vi xử lý 16/32 bít 80X86 INTEL 2.1 Cấu trúc nguyên tắc hoạt động vi xử lý 80286 INTEL 2.2 Tập lệnh vi xử lý 80X86 INTEL Không Không Không Ghi Theo hướng dẫn giáo viên Nội dung 3, tuần 2: Chương 3: Lập 16/32 bit INTEL Hình thức tổ chức Thời gian, dạy học địa điểm Lý thuyết Giảng đường, Ngay sau tuần 1, trình ASSEMBLY cho hệ vi xử lý Nội dung Yêu cầu SV chuẩn bị Chương 3: Lập Tài liệu, giáo trình trình ASSEMBLY cho hệ vi Ghi tiết Bài tập Thảo luận Thực hành, thí nghiệm, thực tập,… Tự học, tự nghiên cứu Giảng đường, Ngay sau tuần 1, tiết xử lý 16/32 bit INTEL 3.1 Khung chươmg trình 3.2 Chương trình biên dich a)Chuyển Tài liệu, giáo liệu trình b)Điều khiển trình Không Không Theo hướng dẫn giáo viên Nội dung 4, tuần 3: Chương 4: Thiết kế hệ vi xử lý 16/32 chuyên dụng Hình thức tổ chức Thời gian, Nội dung Yêu cầu SV Ghi dạy học địa điểm chuẩn bị Lý thuyết Giảng Chương 4: Tài liệu, giáo đường, Thiết kế hệ vi trình Ngay sau xử lý 16/32 tuần 2, chuyên dụng tiết 4.1 Các bước thiết kế hệ vi xử lý 4.2 Thiết kế hệ thu tin đa kênh Bài tập Không Thảo luận Không Thực hành, thí nghiệm, PTN Bộ Thí nghiệm Tài liệu TN thực tập,… môn, minh họa tiết Tự học, tự nghiên cứu Theo hướng dẫn giáo viên Nội dung 5, 6- tuần 4: Chương 5: Cổng trao đổi thông tin với ngoại vi Chương 6: Chế độ ngắt vi xử lý Hình thức tổ chức dạy học Lý thuyết Bài tập Thảo luận Thực hành, thí nghiệm, thực tập,… Tự học, tự nghiên cứu Thời gian, địa điểm Giảng đường, Ngay sau tuần 3, tiết Nội dung Yêu cầu SV chuẩn bị Chương 5: Tài liệu, giáo Cổng trao đổi trình thông tin với ngoại vi 5.1 chip PPI 8255 5.2 Ghép nối PPI 8255 với hệ vi xử lý Chương 6: Chế độ ngắt vi xử lý 6.1 Cơ chế ngắt vi xử lý 6.2 Chip ngắt ưu tiên PIC 8259 Không Không Không Theo hướng dẫn giáo viên Ghi Nội dung 7, tuần 5: Chương 7: Truyền thông tin nối tiếp Hình thức tổ chức dạy học Lý thuyết Thời gian, địa điểm Giảng đường, Ngay sau tuần 4, tiết Bài tập Giảng đường, Ngay sau tuần 2, tiết Thảo luận Thực hành, thí nghiệm, PTN Bộ thực tập,… môn, tiết Tự học, tự nghiên cứu Nội dung Chương 7: Truyền thông tin nối tiếp 7.1 Mạch truyền tin đồng dị USART 8251 7.2 Ghép nối USART 8251 với hệ vi xử lý Lập trình truyền số liệu Không Tổ chức hệ VXL truyền số liệu Theo hướng dẫn giáo viên Yêu cầu SV chuẩn bị Tài liệu, giáo trình Ghi Tài liệu, giáo trình Tài liệu TN trình Nội dung 8, tuần 6: Chương 8: Biến đổi tương tự -số (AD) số -tương tự (DA) Hình thức tổ chức dạy học Lý thuyết Thời gian, địa điểm Giảng đường, Ngay sau tuần 5, Nội dung Chương 8: Biến đổi tương tự-số (AD) số -tương tự Yêu cầu SV chuẩn bị Tài liệu, giáo trình Ghi tiết Bài tập Thảo luận Thực hành, thí nghiệm, thực tập,… Tự học, tự nghiên cứu (DA) 8.1 Biến đổi tín hiệu số  tương tự mạch DAC 0808 8.2 Biến đổi tín hiệu tương tự số - mạch ADC 0809 8.3 Ghép nối ADC DAC với hệ vi xử lý Không Không Không Theo hướng dẫn giáo viên Nội dung 9, tuần 7: Chương 9: Hệ vi xử lý ON-CHIP Hình thức tổ chức Thời gian, Nội dung Yêu cầu SV dạy học địa điểm chuẩn bị Lý thuyết Giảng Chương 9: Hệ Tài liệu, giáo đường, vi xử lý ONtrình Ngay sau CHIP tuần 6, 9.1 Kiến trúc tiết Hệ vi xử lý ON-CHIP 80C51 9.2 Tập lệnh Hệ vi xử lý ON-CHIP 80C51 9.3 Lập trình Ghi Bài tập Giảng đường, Ngay sau tuần 6, tiết Thảo luận Thực hành, thí nghiệm, PTN Bộ thực tập,… môn, tiết Tự học, tự nghiên cứu cho hệ vi xử lý ON-CHIP Lập trình cho hệ vi xử lý chức hệ vi xử lý ON-CHIP 89C51 Không Tổ chức phần cứng xây dựng phần mềm cho hệ vi xử lý ONCHIP Theo hướng dẫn giáo viên Bảng thiết kế cho nội dung ứng với tuần học, hết môn học (15 tuần) Chính sách học phần yêu cầu khác giáo viên Yêu cầu cách thức đánh giá, diện lớp, mức độ tích cực tham gia hoạt động lớp, qui định thời hạn, chất lượng tập, kiểm tra… Phương pháp, hình thức kiểm tra - đánh giá kết học tập học phần Phân chia mục tiêu cho hình thức kiểm tra - đánh giá 9.1 Kiểm tra – đánh giá thường xuyên: sau tuần đánh giá lần 9.2 Kiểm tra - đánh giá định kì: Bao gồm phần sau (trọng số phần giảng viên đề xuất, chủ nhiệm môn thông qua Tuy nhiên, trọng số thi kết thúc học phần không nhỏ 0.5): - Tham gia học tập lớp (đi học đầy đủ, chuẩn bị tốt tích cực thảo luận,…): 0.1 - Phần tự học, tự nghiên cứu (hoàn thành tốt nội dung, nhiệm vụ mà giảng viên giao cho cá nhân/ tuần; tập nhóm / tháng; tập cá nhân/ học kì,…): 0.1 - Hoạt động theo nhóm: 0.1 - Kiểm tra - đánh giá kì: 0.2 - Thi kết thúc học phần: 0.5 - Các kiểm tra khác:0 Chủ nhiệm Khoa (Ký ghi rõ họ tên) Chủ nhiệm Bộ môn (Ký ghi rõ họ tên) Giảng viên biên soạn (Ký ghi rõ họ tên) Chú ý: Tất mẫu theo khổ giấy A4 Đặt lề sau: Lề 2,5 cm ; Lề dưới: cm; Lề trái: 3,5 cm ; Lề phải: 1,5 cm - Dãn dòng: Multiple: 1.2 không đánh số trang - Soạn thảo với mã UNICODE, font Times New Roman, cỡ chữ 14 Khi nộp đề cương chi tiết học phần yêu cầu nộp điện tử

Ngày đăng: 09/09/2016, 05:16

Từ khóa liên quan

Mục lục

  • KỸ THUẬT VI XỬ LÝ VÀ LẬP TRÌNH ASSEMBLY

  • CHO CÁC HỆ VI XỬ LÝ

  • Đỗ Xuân Tiến

    • Thí nghiệm minh họa

      • Ghép PPI với hệ VXL. Mode0: sơ đồ và bài tập lập trình; Mode1: Sơ đồ:Ra: C7(out)-BF; PC6(in)- ACK; C3 (out)- intr.

        • Thí nghiệm minh họa

        • 100 HOÀNG QUỐC VIỆT HÀ NỘI

Tài liệu cùng người dùng

Tài liệu liên quan