Mạch ghi đọc EPROM cho 8951

73 903 6
Mạch ghi đọc EPROM cho 8951

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

Thông tin tài liệu

Mạch ghi đọc EPROM cho 8951

Khảo sát vi điều khiển 8951I. Đặt vấn đề:I. Đặt vấn đề:Cùng với sự phát triển của nền kinh tế và khoa học kỹ thuật trên con đường công nghiệp hóa, hiện đại hóa đất nước. Ngành điện tử nói chung đã có những bước tiến vượt bậc và mang lại những thành quả đáng kể.Trong đó vi xử lí là lónh vực đã thực sự mang lại những hiệu qủa chính xác và gọn nhẹ trong quá trình điều khiển, sản xuất.Để sử dụng triệt để bộ nhớ EPROM bên trong cũng như sự cần thiết có một chương trình hệ thống nào đó được nạp vào trong EPROM để thi hành khi vừa mở máy.II. Mục đích yêu cầu: II. Mục đích yêu cầu: 1. Mục đích:1. Mục đích:Thực hiện mạch nạp EPROM cho vi điều khiển để sử dụng hiệu quả bộ nhớ của EPROM.Viết một chương trình hệ thống nạp vào trong máy.2. Yêu cầu:2. Yêu cầu:Mạch hoạt động chính xác, khi nạp và đọc phải nạp đúng dữ liệu cần nạp hay đọc, đồng thời khi xoá thì phải xoá toàn bộ vùng nhớ.Mạch gọn nhẹ, dễ sử dụng, dễ kiểm soát và vận hành.Trong thời gian giới hạn 7 tuần và kiến thức còn nhiều hạn chế nên đề tài: “MẠCH GHI ĐỌC EPROM CHO VI ĐIỀU KHIỂN 8951” do em thực hiện chắc chắn có những sai sót, rất mong sự thông cảm, đóng góp của các thầy, các cô và các bạn tham khảo để đề tài hoàn thiện hơn và mang lại hiệu quả thiết thực hơn trong thực tế. I. Cấu tạo vi điều khiển họ MSC-51:I. Cấu tạo vi điều khiển họ MSC-51:1. Giới thiệu cấu trúc phần cứng họ MSC-51 (8951):1. Giới thiệu cấu trúc phần cứng họ MSC-51 (8951):Đặc điểm và chức năng hoạt động của các IC họ MSC-51 hoàn toàn tương tự như nhau. ƠÛ đây giới thiệu IC 8951 là một họ IC vi điều khiển do hãng Intel của Mỹ sản xuất. Chúng có các đặc điểm chung như sau:Các đặc điểm của 8951 được tóm tắt như sau:• 4 KB EPROM bên trong. Khảo sát vi điều khiển 8951• 128 Byte RAM nội.• 4 Port xuất /nhập I/O 8 bit.• Giao tiếp nối tiếp.• 64 KB vùng nhớ mã ngoài• 64 KB vùng nhớ dữ liệu ngoại.• Xử lý Boolean (hoạt động trên bit đơn).• 210 vò trí nhớ có thể đònh vò bit.• 4µs cho hoạt động nhân hoặc chia. Khảo sát vi điều khiển 89512. Khảo sát sơ đồ chân 8951 và chức năng từng chân:2. Khảo sát sơ đồ chân 8951 và chức năng từng chân:2.1 Sơ đồ chân 8951:2.1 Sơ đồ chân 8951:Sơ đồ chân IC 89512.2 Chức năng các chân của 8951 2.2 Chức năng các chân của 8951 8951 có tất cả 40 chân có chức năng như các đường xuất nhập. Trong đó có 24 chân có tác dụng kép (có nghóa là 1 chân có 2 chức năng), mỗi đường có thể hoạt động như đường xuất nhập hoặc như đường điều khiển hoặc là thành phần của các bus dữ liệu và bus đòa chỉ. a.Các Port:Port 0:Port 0 là port có 2 chức năng ở các chân 32 - 39 của 8951. Trong các thiết kế cỡ nhỏ không dùng bộ nhớ mở rộng nó có chức năng như các đường I/O. Đối với các thiết kế cỡ lớn có bộ nhớ mở rộng, nó được kết hợp giữa bus đòa chỉ và bus dữ liệu.Port 1:Port 1 là port I/O trên các chân 1-8. Các chân được ký hiệu P1.0, P1.1, p1.2, . p1.7 có thể dùng cho giao tiếp với các thiết bò ngoài nếu cần. Port 1 không có chức năng khác, vì vậy chúng chỉ được dùng cho giao tiếp với các thiết bò bên ngoài.Port 2:U2AT89C5191819 29303112345678212223242526272810111213141516173938373635343332RSTXTAL2XTAL1 PSENALE/PROGEA/VPPP1.0P1.1P1.2P1.3P1.4P1.5P1.6P1.7P2.0/A8P2.1/A9P2.2/A10P2.3/A11P2.4/A12P2.5/A13P2.6/A14P2.7/A15P3.0/RXDP3.1/TXDP3.2/INTOP3.3/INT1P3.4/TOP3.5/T1P3.6/WRP3.7/RDP0.0/AD0P0.1/AD1P0.2/AD2P0.3/AD3P0.4/AD4P0.5/AD5P0.6/AD6P0.7/AD7 Khảo sát vi điều khiển 8951Port 2 là 1 port có tác dụng kép trên các chân 21- 28 được dùng như các đường xuất nhập hoặc là byte cao của bus đòa chỉ đối với các thiết bò dùng bộ nhớ mở rộng.Port 3:Port 3 là port có tác dụng kép trên các chân 10-17. Các chân của port này có nhiều chức năng, các công dụng chuyển đổi có liên hệ với các đặc tính đặc biệt của 8951 như ở bảng sau:Bit Tên Chức năng chuyển đổiP3.0 RXT Ngõ vào dữ liệu nối tiếp.P3.1 TXD Ngõ xuất dữ liệu nối tiếp.P3.2 INT0\ Ngõ vào ngắt cứng thứ 0P3.3 INT1\ Ngõ vào ngắt cứng thứ 1P3.4 T0 Ngõ vào củaTIMER/COUNTER thứ 0.P3.5 T1 Ngõ vào củaTIMER/COUNTER thứ 1.P3.6 WR\ Tín hiệu ghi dữ liệu lên bộ nhớ ngoàiP3.7 RD\ Tín hiệu đọc bộ nhớ dữ liệu ngoài.b.Các ngõ tín hiệu điều khiển:Ngõ tín hiệu PSEN (Program store enable):PSEN là tín hiệu ngõ ra ở chân 29 có tác dụng cho phép đọc bộ nhớ chương trình mở rộng thường được nối đến chân OE\ (output enable) của Eprom cho phép đọc các byte mã lệnh. PSEN ở mức thấp trong thời gian Microcontroller 8951 lấy lệnh. Các mã lệnh của chương trình được đọc từ Eprom qua bus dữ liệu và được chốt vào thanh ghi lệnh bên trong 8951 để giải mã lệnh. Khi 8951 thi hành chương trình trong EPROM nội PSEN sẽ ở mức logic 1.Ngõ tín hiệu điều khiển ALE (Address Latch Enable)Khi 8951 truy xuất bộ nhớ bên ngoài, port 0 có chức năng là bus đòa chỉ và bus dữ liệu do đó phải tách các đường dữ liệu và đòa chỉ. Tín hiệu ra ALE ở chân thứ 30 dùng làm tín hiệu điều khiển để giải đa hợp các đường đòa chỉ và dữ liệu khi kết nối chúng với IC chốt.Tín hiệu ra ở chân ALE là một xung trong khoảng thời gian port 0 đóng vai trò là đòa chỉ thấp nên chốt đòa chỉ hoàn toàn tự động. Khảo sát vi điều khiển 8951Các xung tín hiệu ALE có tốc độ bằng 1/6 lần tần số dao động trên chip và có thể được dùng làm tín hiệu clock cho các phần khác của hệ thống. Chân ALE được dùng làm ngõ vào xung lập trình cho EPROM trong 8951. Ngõ tín hiệu EA\(External Access):Tín hiệu vào EA\ ở chân 31 thường được mắc lên mức 1 hoặc mức 0. Nếu ở mức 1, 8951 thi hành chương trình từ EPROM nội trong khoảng đòa chỉ thấp 4 Kbyte. Nếu ở mức 0, 8951 sẽ thi hành chương trình từ bộ nhớ mở rộng. Chân EA\ được lấy làm chân cấp nguồn 12V khi lập trình cho Eprom trong 8951.Ngõ tín hiệu RST (Reset) :Ngõ vào RST ở chân 9 là ngõ vào Reset của 8951. Khi ngõ vào tín hiệu này đưa lên cao ít nhất là 2 chu kỳ máy, các thanh ghi bên trong được nạp những giá trò thích hợp để khởi động hệ thống. Khi cấp điện mạch tự động Reset.Các ngõ vào bộ dao động X1,X2:Bộ dao động được được tích hợp bên trong 8951, khi sử dụng 8951 người thiết kế chỉ cần kết nối thêm thạch anh và các tụ như hình vẽ trong sơ đồ. Tần số thạch anh thường sử dụng cho 8951 là 12Mhz.Chân 40 (Vcc) được nối lên nguồn 5V. 3. Cấu trúc bên trong vi điều khiển:3. Cấu trúc bên trong vi điều khiển:3.1 Tổ chức bộ nhớ: 3.1 Tổ chức bộ nhớ: Khảo sát vi điều khiển 8951Bảng tóm tắt các vùng nhớ 8951.Bộ nhớ trong 8951 bao gồm EPROM và RAM. RAM trong 8951 bao gồm nhiều thành phần: phần lưu trữ đa dụng, phần lưu trữ đòa chỉ hóa từng bit, các bank thanh ghi và các thanh ghi chức năng đặc biệt.8951 có bộ nhớ theo cấu trúc Harvard: có những vùng bộ nhớ riêng biệt cho chương trình và dữ liệu. Chương trình và dữ liệu có thể chứa bên trong 8951 nhưng 8951 vẫn có thể kết nối với 64K byte bộ nhớ chương trình và 64K byte dữ liệu.F F0 0O n - C h i pM e m o r yF F F F0 0 0 0C o d eM e m o r yE n a b l e v i aP S E NF F F F0 0 0 0D a t aM e m o r yE n a b l e v i aR D & W RE x t e r n a l M e m o r y Khảo sát vi điều khiển 8951Bản đồ bộ nhớ Data trên Chip như sau:7F FFF0 F7 F6 F5 F4 F3 F2 F1 F0 BRAM đa dụngE0 E7 E6 E5 E4 E3 E2 E1 E0 ACCD0 D7 D6 D5 D4 D3 D2 D1 D0 PSW30 B8 - - - BC BB BA B9 B8 IP2F 7F 7E 7D 7C 7B 7A 79 782E 77 76 75 74 73 72 71 70 B0 B7 B6 B5 B4 B3 B2 B1 B0 P.32D 6F 6E 6D 6C 6B 6A 69 682C 67 66 65 64 63 62 61 60 A8 AF AC AB AA A9 A8 IE2B 5F 5E 5D 5C 5B 5A 59 582A 57 56 55 54 53 52 51 50 A0 A7 A6 A5 A4 A3 A2 A1 A0 P229 4F 4E 4D 4C 4B 4A 49 4828 47 46 45 44 43 42 41 40 99 không được đòa chỉ hoá bit SBUF27 3F 3E 3D 3C 3B 3A 39 38 98 9F 9E 9D 9C 9B 9A 99 98 SCON26 37 36 35 34 33 32 31 3025 2F 2E 2D 2C 2B 2A 29 28 90 97 96 95 94 93 92 91 90 P124 27 26 25 24 23 22 21 2023 1F 1E 1D 1C 1B 1A 19 18 8D không được đòa chỉ hoá bit TH122 17 16 15 14 13 12 11 10 8C không được đòa chỉ hoá bit TH021 0F 0E 0D 0C 0B 0A 09 08 8B không được đòa chỉ hoá bit TL120 07 06 05 04 03 02 01 00 8A không được đòa chỉ hoá bit TL01F Bank 3 89 không được đòa chỉ hoá bit TMOD18 88 8F 8E 8D 8C 8B 8A 89 88 TCON17 Bank 2 87 không được đòa chỉ hoá bit PCON100F Bank 1 83 không được đòa chỉ hoá bit DPH08 82 không được đòa chỉ hoá bit DPL07 Bank thanh ghi 0 81 không được đòa chỉ hoá bit SP00 (mặc đònh cho R0 -R7) 88 87 86 85 84 83 82 81 80 P0Hai đặc tính cần chú ý là:• Các thanh ghi và các port xuất nhập đã được đònh vò (xác đònh) trong bộ nhớ và có thể truy xuất trực tiếp giống như các đòa chỉ bộ nhớ khác. Khảo sát vi điều khiển 8951• Ngăn xếp bên trong Ram nội nhỏ hơn so với Ram ngoại như trong các bộ Microcontroller khác.RAM bên trong 8951 được phân chia như sau:• Các bank thanh ghi có đòa chỉ từ 00H đến 1FH.• RAM đòa chỉ hóa từng bit có đòa chỉ từ 20H đến 2FH.• RAM đa dụng từ 30H đến 7FH.• Các thanh ghi chức năng đặc biệt từ 80H đến FFH.RAM đa dụng:Mặc dù trên hình vẽ cho thấy 80 byte đa dụng chiếm các đòa chỉ từ 30H đến 7FH, 32 byte dưới từ 00H đến 1FH cũng có thể dùng với mục đích tương tự (mặc dù các đòa chỉ này đã có mục đích khác).Mọi đòa chỉ trong vùng RAM đa dụng đều có thể truy xuất tự do dùng kiểu đòa chỉ trực tiếp hoặc gián tiếp. RAM có thể truy xuất từng bit:8951 chứa 210 bit được đòa chỉ hóa, trong đó có 128 bit có chứa các byte chứa các đòa chỉ từ 20H đến 2FH và các bit còn lại chứa trong nhóm thanh ghi có chức năng đặc biệt.Ý tưởng truy xuất từng bit bằng phần mềm là các đăëc tính mạnh của microcontroller xử lý chung. Các bit có thể được đặt, xóa, AND, OR, … , với 1 lệnh đơn. Đa số các microcontroller xử lý đòi hỏi một chuỗi lệnh đọc-sửa- ghi để đạt được mục đích tương tự. Ngoài ra các port cũng có thể truy xuất được từng bit.128 bit có chứa các byte có đòa chỉ từ 00H -1FH cũng có thể truy xuất như các byte hoặc các bit phụ thuộc vào lệnh được dùng.Các bank thanh ghi : 32 byte thấp của bộ nhớ nội được dành cho các bank thanh ghi. Bộ lệnh 8951 hổ trợ 8 thanh ghi có tên là R0 -R7 và theo mặc đònh sau khi reset hệ thống, các thanh ghi này có các đòa chỉ từ 00H - 07H. Các lệnh dùng các thanh ghi RO - R7 sẽ ngắn hơn và nhanh hơn so với các lệnh có chức năng tương ứng dùng kiểu đòa chỉ trực tiếp. Các dữ liệu được dùng thường xuyên nên dùng một trong các thanh ghi này. Khảo sát vi điều khiển 8951Do có 4 bank thanh ghi nên tại một thời điểm chỉ có một bank thanh ghi được truy xuất bởi các thanh ghi RO - R7 đểà chuyển đổi việc truy xuất các bank thanh ghi ta phải thay đổi các bit chọn bank trong thanh ghi trạng thái.3.2 Các thanh ghi có chức năng đặc biệt:3.2 Các thanh ghi có chức năng đặc biệt:Các thanh ghi nội của 8951 được truy xuất ngầm đònh bởi bộ lệnh.Các thanh ghi trong 8951 được đònh dạng như một phần của RAM trên chip vì vậy mỗi thanh ghi sẽ có một đòa chỉ (ngoại trừ thanh ghi bộ đếm chương trình và thanh ghi lệnh vì các thanh ghi này hiếm khi bò tác động trực tiếp). Cũng như R0 đến R7, 8951 có 21 thanh ghi có chức năng đặc biệt (SFR: Special Function Register) ở vùng trên của RAM nội từ đòa chỉ 80H - FFH. Chú ý: tất cả 128 đòa chỉ từ 80H đến FFH không được đònh nghóa, chỉ có 21 thanh ghi có chức năng đặc biệt được đònh nghóa sẵn các đòa chỉ.Ngoại trừ thanh ghi A có thể được truy xuất ngầm như đã nói, đa số các thanh ghi có chức năng điệt biệt SFR có thể đòa chỉ hóa từng bit hoặc byte.Thanh ghi trạng thái chương trình (PSW: Program Status Word): Từ trạng thái chương trình ở đòa chỉ D0H được tóm tắt như sau:Bit Symbol Address DescriptionPSW.7 CY D7H Cary FlagPSW.6 AC D6H Auxiliary Cary FlagPSW.5 F0 D5H Flag 0PSW4 RS1 D4H Register Bank Select 1PSW.3 RS0 D3H Register Bank Select 000=Bank 0; address 00H÷07H01=Bank 1; address 08H÷0FH10=Bank 2; address 10H÷17H11=Bank 3; address 18H÷1FHPSW.2 OV D2H Overlow FlagPSW.1 - D1H ReservedPSW.0 P DOH Even Parity FlagChức năng từng bit trạng thái chương trìnhChức năng từng bit trạng thái chương trình Khảo sát vi điều khiển 8951Cờ Carry CY (Carry Flag):Cờ Carry CY (Carry Flag):Cờ nhớ có tác dụng kép. Thông thường nó được dùng cho các lệnh toán học: C=1 nếu phép toán cộng có sự tràn hoặc phép trừ có mượn và ngược lại C=0 nếu phép toán cộng không tràn và phép trừ không có mượn.Cờ Carry phụ AC (Auxiliary Carry Flag):Cờ Carry phụ AC (Auxiliary Carry Flag):Khi cộng những giá trò BCD (Binary Code Decimal), cờ nhớ phụ AC được set nếu kết quả 4 bit thấp nằm trong phạm vi điều khiển 0AH - 0FH. Ngược lại AC=0.Cờ 0 (Flag 0):Cờ 0 (Flag 0):Cờ 0 (F0) là 1 bit cờ đa dụng dùng cho các ứng dụng của người dùng.Những bit chọn bank thanh ghi truy xuất:Những bit chọn bank thanh ghi truy xuất:RS1 và RS0 quyết đònh dãy thanh ghi tích cực. Chúng được xóa sau khi reset hệ thống và được thay đổi bởi phần mềm khi cần thiết. Tùy theo RS1, RS0 = 00, 01, 10, 11 sẽ được chọn Bank tích cực tương ứng là Bank 0, Bank1, Bank2, Bank3.RS1 RS0 BANK0 0 00 1 11 0 21 1 3Cờ tràn OV (Over Flag):Cờ tràn OV (Over Flag):Cờ tràn được set sau một hoạt động cộng hoặc trừ nếu có sự tràn toán học. Khi các số có dấu được cộng hoặc trừ với nhau, phần mềm có thể kiểm tra bit này để xác đònh xem kết quả có nằm trong tầm xác đònh không. Khi các số không có dấu được cộng bit OV được bỏ qua. Các kết quả lớn hơn +127 hoặc nhỏ hơn -128 thì bit OV=1. Bit Parity (P) :Bit Parity (P) :Bit tự động được set hay Clear ở mỗi chu kỳ máy để lập Parity chẵn với thanh ghi A. Sự đếm các bit 1 trong thanh ghi A cộng với bit Parity luôn luôn chẵn. Ví dụ A chứa 10101101B thì bit P set lên 1 để tổng số bit 1 trong A và P tạo thành số chẵn.Bit Parity thường được dùng trong sự kết hợp với những thủ tục của Port nối tiếp để tạo ra bit Parity trước khi phát đi hoặc kiểm tra bit Parity sau khi thu.Thanh ghi B :Thanh ghi B : [...]... nhớ EPROM bên trong cũng như sự cần thiết có một chương trình hệ thống nào đó được nạp vào trong EPROM để thi hành khi vừa mở máy. II. Mục đích yêu cầu: II. Mục đích yêu cầu: 1. Mục đích: 1. Mục đích: Thực hiện mạch nạp EPROM cho vi điều khiển để sử dụng hiệu quả bộ nhớ của EPROM. Viết một chương trình hệ thống nạp vào trong máy. 2. Yêu cầu: 2. Yêu cầu: Mạch hoạt động chính xác, khi nạp và đọc. .. cầu: 2. Yêu cầu: Mạch hoạt động chính xác, khi nạp và đọc phải nạp đúng dữ liệu cần nạp hay đọc, đồng thời khi xoá thì phải xoá toàn bộ vùng nhớ. Mạch gọn nhẹ, dễ sử dụng, dễ kiểm soát và vận hành. Trong thời gian giới hạn 7 tuần và kiến thức còn nhiều hạn chế nên đề tài: “MẠCH GHI ĐỌC EPROM CHO VI ĐIỀU KHIỂN 8951 do em thực hiện chắc chắn có những sai sót, rất mong sự thông cảm, đóng góp của các... 1. P3.6 WR\ Tín hiệu ghi dữ liệu lên bộ nhớ ngoài P3.7 RD\ Tín hiệu đọc bộ nhớ dữ liệu ngoài. b.Các ngõ tín hiệu điều khiển: Ngõ tín hiệu PSEN (Program store enable): PSEN là tín hiệu ngõ ra ở chân 29 có tác dụng cho phép đọc bộ nhớ chương trình mở rộng thường được nối đến chân OE\ (output enable) của Eprom cho phép đọc các byte mã lệnh. PSEN ở mức thấp trong thời gian Microcontroller 8951 lấy lệnh. Các... thể truy xuất như các byte hoặc các bit phụ thuộc vào lệnh được dùng. Các bank thanh ghi : 32 byte thấp của bộ nhớ nội được dành cho các bank thanh ghi. Bộ lệnh 8951 hổ trợ 8 thanh ghi có tên là R0 -R7 và theo mặc định sau khi reset hệ thống, các thanh ghi này có các địa chỉ từ 00H - 07H. Các lệnh dùng các thanh ghi RO - R7 sẽ ngắn hơn và nhanh hơn so với các lệnh có chức năng tương ứng dùng kiểu... mức thấp trong thời gian Microcontroller 8951 lấy lệnh. Các mã lệnh của chương trình được đọc từ Eprom qua bus dữ liệu và được chốt vào thanh ghi lệnh bên trong 8951 để giải mã lệnh. Khi 8951 thi hành chương trình trong EPROM nội PSEN sẽ ở mức logic 1. Ngõ tín hiệu điều khiển ALE (Address Latch Enable) Khi 8951 truy xuất bộ nhớ bên ngoài, port 0 có chức năng là bus địa chỉ và bus dữ liệu do đó phải... Memory): Truy xuất bộ nhớ mã ngoài (Acessing External Code Memory): Bộ nhớ chương trình bên ngoài là bộ nhớ EPROM được cho phép của tín hiệu PSEN\. Sự kết nối phần cứng của bộ nhớ EPROM như sau: Khảo sát vi điều khiển 8951 III. Chương trình ngôn ngữ Assembly của 8951: III. Chương trình ngôn ngữ Assembly của 8951: 1. Giới thiệu : 1. Giới thiệu : Ngôn ngữ assembly giữa ngôn ngữ máy và ngôn ngữ cấp cao. Ngôn... nó là END. Chỉ thị USING cung cấp cho ASM51 dãy thanh ghi tích cực hiện hành. Dạng chỉ thị của nó là USING Expression Việc dùng địa chỉ các thanh ghi ký hiệu được định nghóa trước AR0-AR7 sẽ biến thành địa chỉ trực tiếp phù hợp của dãy thanh ghi tích cực. Ví dụ : USING 3 : Dùng Bank 3 trong daõy thanh ghi. PUSH AR7 : Push R7 (R7=1FH) Giới thiệu kit vi điều khiển 8951 2.3 Khối I/O: 2.3 Khối I/O:... trúc phần cứng họ MSC-51 (8951) : 1. Giới thiệu cấu trúc phần cứng họ MSC-51 (8951) : Đặc điểm và chức năng hoạt động của các IC họ MSC-51 hoàn toàn tương tự như nhau. Ở đây giới thiệu IC 8951 là một họ IC vi điều khiển do hãng Intel của Mỹ sản xuất. Chúng có các đặc điểm chung như sau: Các đặc điểm của 8951 được tóm tắt như sau: • 4 KB EPROM bên trong. Khảo sát vi điều khiển 8951 4.3 Các ký hiệu số... vi điều khiển 8951 I. Sơ đồ khối kit vi điều khiển 8951: I. Sơ đồ khối kit vi điều khiển 8951: Cấu tạo của kit vi điều khiển 8951 gồm 4 phần chủ yếu: Đơn vị xử lí trung tâm CPU. Bộ nhớ (bao gồm RAM và EPROM) khối I/0 với đầu giao tiếp là 8255. Khối quét bàn phím và hiển thị dùng IC quét 8279. 1. Đơn vị xử lý trung tâm: 1. Đơn vị xử lý trung tâm: Phần tử trung tâm là vi điều khiển 8951 đã được giới... điều khiển : /RD , /WR , /PSEN  4 KB EPROM noäi được điều khiển chân /EA: /EA=1 chọn EPROM nội. /EA = 0 chọn EPROM ngoài.  526 byte RAM nội từ địa chỉ từ 00 – FF, trong đó có 216 vị trí ô nhớ có thể truy xuất bit có địa chỉ từ 20H – 2FH. 80 byte RAM mục đích chung địa chỉ từ 30H – 7FH. 2. Bộ nhớ: 2. Bộ nhớ: 2.1 Bộ nhớ cố định EPROM: 2.1 Bộ nhớ cố định EPROM:  EPROM 1: Có địa chỉ từ 0000H – 1FFFH . giới hạn 7 tuần và kiến thức còn nhiều hạn chế nên đề tài: “MẠCH GHI ĐỌC EPROM CHO VI ĐIỀU KHIỂN 8951 do em thực hiện chắc chắn có những sai sót, rất mong. từng chân:2.1 Sơ đồ chân 8951: 2.1 Sơ đồ chân 8951: Sơ đồ chân IC 89512 .2 Chức năng các chân của 8951 2.2 Chức năng các chân của 8951 8951 có tất cả 40 chân

Ngày đăng: 10/09/2012, 16:10

Từ khóa liên quan

Tài liệu cùng người dùng

Tài liệu liên quan