Chương 5-Ảnh hưởng của nguồn và tải doc

19 312 0
Chương 5-Ảnh hưởng của nguồn và tải doc

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

Thông tin tài liệu

nh h ng c a ngu n t iẢ ưở ủ ồ ả  Gi i thi uớ ệ  M ng hai c a (two-port system)ạ ử  Tr kháng ngu nở ồ  Tr kháng t iở ả  T ng h pổ ợ  Ví d ụ nh h ng c a ngu n t iẢ ưở ủ ồ ả H s khu ch đ i c a m ch bi n đ i khi có thêm ệ ố ế ạ ủ ạ ế ổ ngu n t i:ồ ả A V 0 = V out / V in – h s khu ch đ i không t iệ ố ế ạ ả A V L = V RL / V in – h s khu ch đ i có t iệ ố ế ạ ả A V S = V RL / V S – h s khu ch đ i có t i ngu nệ ố ế ạ ả ồ Có 2 cách phân tích nh h ng ngu n t iả ưở ồ ả  S đ t ng đ ngơ ồ ươ ươ  Mô hình m ng 2 c aạ ử M ng hai c a (two-port system)ạ ử Đã xác đ nh các tham s xoay chi u đi u ki n không có tr ị ố ề ở ề ệ ở ngu n tr t iồ ở ả Z in , Z out , A V 0 , A i 0 Khi đó, đi n áp ra t i c a ra h m ch là:ệ ạ ử ở ạ V o = A V 0 * V i M ng hai c a (two-port system)ạ ử Mô t m ng hai c a b ng các linh ki n t ng đ ng, ả ạ ử ằ ệ ươ ươ v n đ m b o b tham s xoay chi u (Zẫ ả ả ộ ố ề in , Z out , A V 0 , A i 0 ) M ng hai c a (two-port system)ạ ử Đi n áp ra trên đi n tr Rệ ệ ở L : V o = A V 0 * V i * [R L /(R L +R o )] H s khu ch đ i đi n ápệ ố ế ạ ệ A V L = A V 0 * [R L /(R L +R o )] Khu ch đ i đi n áp nh h n khi không xét t iế ạ ệ ỏ ơ ả R L càng l n, Aớ V L càng g n Aầ V 0 nh h ng c a tr kháng t i Ả ưở ủ ở ả – Mô t b ng đ thả ằ ồ ị Ph ng trình đ ng t i tĩnh:ươ ườ ả V CE = V CC – I C *R C Ph ng trình đ ng t i đ ng:ươ ườ ả ộ V CE = V CC – I C *R C //R L nh h ng c a tr kháng t iẢ ưở ủ ở ả R L nh , Rỏ C //R L nh => ỏ đ ng t i đ ng d c => ườ ả ộ ố đi n áp ra nh ệ ỏ (phù h p v i phân tích gi i ợ ớ ả tích trên mô hình m ng hai ạ c a)ử nh h ng c a tr kháng ngu nẢ ưở ủ ở ồ A V S = A V 0 * R i /(R i +R S ) A V 0 – h s khu ch đ i đi n áp không ngu n, không t iệ ố ế ạ ệ ồ ả Đ h s khu ch đ i đi n áp l n, tr kháng ngu n càng nh ể ệ ố ế ạ ệ ớ ở ồ ỏ càng t tố T ng h pổ ợ A T V = A 0 V [R L /(R o +R L ) ] [ R I /(R I +R S ) ] Khi thi t k m ch khu ch đ i, nên chú ý đ m ch có th làm ế ế ạ ế ạ ể ạ ể vi c v i d i r ng giá tr c a tr kháng ngu n t iệ ớ ả ộ ị ủ ở ồ ả nh h ng c a tr kháng ngu n t iẢ ưở ủ ở ồ ả M ch s d ng BJTạ ử ụ [...]...Ảnh hưởng của trở kháng nguồn tải Mạch sử dụng BJT Ảnh hưởng của trở kháng nguồn tải Mạch sử dụng BJT Trở kháng vào: Zi = βre Trở kháng ra: Zo = R c Hệ số khuếch đại điện áp Av0 = - Rc/re => AV = - (RL//Rc)/re Ảnh hưởng của trở kháng nguồn tải Mạch sử dụng FET  FET: vì các cực G and D, S được cách ly  RL không ảnh hưởng đến trở kháng vào Zi  Rs không ảnh hưởng đến trở kháng ra Z0 Ảnh hưởng. ..  Rs không ảnh hưởng đến trở kháng ra Z0 Ảnh hưởng của trở kháng nguồn tải Mạch sử dụng FET Ảnh hưởng của trở kháng nguồn tải Mạch sử dụng FET  Trở kháng vào: Zi = RG  Trở kháng ra:  Hệ số khuếch đại điện áp Av0 = - RD/re => AV = - (RL//RD)/re Zo = R D Tổng kết Ghép tầng nối tiếp     Tầng sau là tải của tầng trước Tầng trước là nguồn của tầng sau Hệ số khuếch đại điện áp tổng AVT = AV1... số khuếch đại điện áp tổng AVT = AV1 * AV2 * … Hệ số khuếch đại dòng điện tổng AiT = AVT * Zi1 / RL Bài tập Chương 10: 1, 2, 4, 5, 10,15, 17 Ảnh hưởng của trở kháng nguồn tải Mạch sử dụng FET  FET: vì các cực G and D, S được cách ly    RL không ảnh hưởng đến trở kháng vào Zi Rs không ảnh hưởng đến trở kháng ra Z0 Bài tập:  Chapter 10: 1, 2, 4, 5, 10,15, 17 . d i r ng giá tr c a tr kháng ngu n và t iệ ớ ả ộ ị ủ ở ồ ả nh h ng c a tr kháng ngu n và t iẢ ưở ủ ở ồ ả M ch s d ng BJTạ ử ụ nh h ng c a tr kháng ngu n và t iẢ ưở ủ ở ồ ả M ch s d ng BJTạ. ế ở 0 nh h ng c a tr kháng ngu n và t iẢ ưở ủ ở ồ ả M ch s d ng FETạ ử ụ nh h ng c a tr kháng ngu n và t iẢ ưở ủ ở ồ ả M ch s d ng FETạ ử ụ  Tr kháng vào: ở Z i = RG  Tr kháng ra:ở Z o . nh h ng c a ngu n và t iẢ ưở ủ ồ ả  Gi i thi uớ ệ  M ng hai c a (two-port system)ạ ử  Tr kháng ngu nở ồ  Tr kháng t iở ả  T ng h pổ ợ  Ví d ụ nh h ng c a ngu n và t iẢ ưở ủ ồ ả H s

Ngày đăng: 22/06/2014, 11:20

Từ khóa liên quan

Mục lục

  • Ảnh hưởng của nguồn và tải

  • Slide 2

  • Mạng hai cửa (two-port system)

  • Slide 4

  • Slide 5

  • Ảnh hưởng của trở kháng tải – Mô tả bằng đồ thị

  • Ảnh hưởng của trở kháng tải

  • Ảnh hưởng của trở kháng nguồn

  • Tổng hợp

  • Ảnh hưởng của trở kháng nguồn và tải Mạch sử dụng BJT

  • Slide 11

  • Slide 12

  • Ảnh hưởng của trở kháng nguồn và tải Mạch sử dụng FET

  • Slide 14

  • Slide 15

  • Tổng kết

  • Ghép tầng nối tiếp

  • Bài tập

  • Slide 19

Tài liệu cùng người dùng

Tài liệu liên quan