... g 0 0 0 0 0 0 0 0 0 0 1 0 0 0 1 1 0 0 1 1 1 1 0 0 1 0 0 0 1 0 0 1 0 0 0 1 1 0 0 0 0 1 1 0 0 1 0 0 1 0 0 1 1 0 0 0 1 0 1 0 1 0 0 1 0 0 0 1 1 0 0 1 0 0 0 0 0 0 1 1 1 0 0 0 1 1 1 11 0 0 0 0 0 0 0 ... 10 vậy chọn n = 4, chọn FF JK. Dùng mã 8421 để mã hoá cho các trạng thái: S 0 = 00 00, S1= 00 01, S2= 00 10, S3= 00 11,S4= 01 00, S5= 01 01, S6= 01 10, S7= 01 11,S8= 100 0, S9= 100 1. ... xJ1Q2nQ1nQ3n 00 01 11 10 0 1 x x 11 x x xBQ2nQ1nQ3n 00 01 11 10 01 1 Đồ án mạch logic GVHD:Nguyễn Thị MinhĐề tài:Thiết kế hệ thống hẹn giờ cho thiết bị điện SVTH: Nguyễn Đình Tuấn14b. Thiết kế...